基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
低功耗设计是设计者必须面对的最重要的一个挑战,而在VLSI设计中很大一部分功耗是由总线数据传输引起的,所以在CMOS电路中减小总线功耗的途径之一是减小总线上的数据翻转,目前许多编码技术被提出来以减小总线上数据的翻转率.其中,BI编码被广泛应用于数据总线的编码.为了进一步降低数据总线的功耗,在BI编码的基础上可以做一些改进.仿真结果显示,和BI码相比,在总线宽度较大时,针对完全随机的数据,改进的方法能有效减少总线上的数据翻转率.新的编码技术不需要假设数据有任何特性,无论数据宽度多大,仅需要增加2bits信号.
推荐文章
基于自适应重排的低功耗地址总线编码
偏移地址
地址总线
总线编码
翻转频率
低功耗
DSP程序地址总线低功耗分段Gray编码方法
地址总线
低功耗
编码
DSP
Gray编码
基于Bus-Invert编码的低功耗AES加密电路设计
Bus-Invert编码
低翻转率
低功耗
AES加密电路
基于标志编码的指令Cache低功耗方法
标志编码
低功耗
指令Cache
嵌入式处理器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 改进的BI低功耗总线编码
来源期刊 微处理机 学科 工学
关键词 低功耗 总线翻转 BI编码 随机数据
年,卷(期) 2010,(1) 所属期刊栏目 大规模集成电路设计、制造与应用
研究方向 页码范围 27-29,32
页数 4页 分类号 TP331.1
字数 3392字 语种 中文
DOI 10.3969/j.issn.1002-2279.2010.01.008
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 毛志刚 上海交通大学微电子学院 82 249 9.0 12.0
2 彭永克 上海交通大学微电子学院 1 4 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (7)
共引文献  (3)
参考文献  (6)
节点文献
引证文献  (4)
同被引文献  (0)
二级引证文献  (0)
1995(3)
  • 参考文献(1)
  • 二级参考文献(2)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(2)
  • 参考文献(2)
  • 二级参考文献(0)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(2)
  • 参考文献(2)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(2)
  • 引证文献(2)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
低功耗
总线翻转
BI编码
随机数据
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微处理机
双月刊
1002-2279
21-1216/TP
大16开
沈阳市皇姑区陵园街20号
1979
chi
出版文献量(篇)
3415
总下载数(次)
7
论文1v1指导