原文服务方: 电子质量       
摘要:
本文基于ALTERA公司的Nios软核+可编程资源FPGA的SOPC平台设计了一个边界扫描控制器IP核.该控制器基于Altera的SOPC系统及Avalon总线规范,完成自定义用户逻辑的定制.详细阐述了边界扫描控制核的设计方案及设计流程,通过SOPC中的Avalon总线接口,该控制器产生符合IEEE1149.1标准的边界扫描测试系统,能实现各种边界扫描测试,提高了系统设计的灵活性.加速了边界扫描测试效率.仿真及实验结果表明,该设计能够完成有效岛速的边界扫描测试.
推荐文章
基于SOPC的边界扫描测试控制器IP核设计
IEEE1149.1
边界扫描控制器
SOPC
IP核
基于Nios Ⅱ的等精度频率计设计
FPGA
Nios Ⅱ
等精度
频率测量
基于Nios Ⅱ软核的DES加密系统设计
DES
Nios Ⅱ
定制
密钥更新
基于Nios软核的运动控制卡研究与实现
Nios嵌入式处理器
现场可编程逻辑阵列
运动控制卡
可编程片上系统
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于Nios Ⅱ的边界扣描控制核的没计
来源期刊 电子质量 学科
关键词 Avalon总线 边界扫描 控制核 嵌入式
年,卷(期) 2010,(9) 所属期刊栏目
研究方向 页码范围 9-11
页数 分类号 TN407
字数 语种 中文
DOI 10.3969/j.issn.1003-0107.2010.09.004
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 谢永乐 电子科技大学自动化学院 73 549 12.0 20.0
2 阳习书 电子科技大学自动化学院 2 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (4)
参考文献  (2)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2003(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(2)
  • 参考文献(2)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
Avalon总线
边界扫描
控制核
嵌入式
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子质量
月刊
1003-0107
44-1038/TN
大16开
1980-01-01
chi
出版文献量(篇)
7058
总下载数(次)
0
总被引数(次)
15176
论文1v1指导