原文服务方: 微电子学与计算机       
摘要:
为提高2-D IDCT的解码速度,文中设计了一种基于DA的2-D IDCT处理器.该处理器在算法上用1-D IDCT实现2-D IDCT,用Chen算法实现1-D IDCT,用DA实现乘加结构.通过将输入数据分成高6位和低6位两组加快了处理器的速度,通过查找表的共用及将输入数据投影到(-1,1)的编码减少了查找表的数量及大小.通过在Q0上预存四舍五入值省去了四舍五入所需的加法运算.使用Altera的EP2C20F484C7对该处理器进行综合,时钟最高频率可达165.37MHz.
推荐文章
基于网络处理器的高性能IPSec VPN的设计方案
网络处理器(NP)
IXP2400
IPSec
虚拟专用网(VPN)
高性能PLC专用指令集处理器设计与仿真
PLC
专用指令集
专用指令集处理器
RISC体系结构
四级流水线
一种高度并行无乘法器结构的二维IDCT协处理器设计
IDCT
MPEG-4
视频解压缩
无乘法器IDCT
VLSI
基于高性能数字信号处理器的供电模块设计
高性能数字信号处理器
swift designer
电源设计
TPS54312
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于DA的高性能2-D IDCT处理器设计
来源期刊 微电子学与计算机 学科
关键词 2-D IDCT 分布式算法 视频解码 FPGA
年,卷(期) 2010,(7) 所属期刊栏目
研究方向 页码范围 225-228,232
页数 分类号 TP31
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈章进 上海大学微电子中心 52 232 8.0 13.0
2 张志高 上海大学微电子中心 1 0 0.0 0.0
3 孔敏达 上海大学微电子中心 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (4)
参考文献  (6)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1974(1)
  • 参考文献(0)
  • 二级参考文献(1)
1977(1)
  • 参考文献(1)
  • 二级参考文献(0)
1984(1)
  • 参考文献(1)
  • 二级参考文献(0)
1991(1)
  • 参考文献(1)
  • 二级参考文献(0)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(2)
  • 参考文献(2)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
2-D IDCT
分布式算法
视频解码
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导