作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
乘加器是多媒体数字信号处理器的关键运算部件,支持单指令多数据流的乘加单元结构能显著增强处理器的多媒体数据处理能力.在定长的乘加器结构上做适当改进以支持多种向量模式的乘累加器,可在单周期内完成1路32×32 bit、2路16×16 bit,、4路8×8 bit有符号/无符号数乘累加.经功能验证和时序分析,能较好地满足应用要求,也可以进一步流水线化来满足于对性能要求更高的数字信号处理应用.
推荐文章
高性能乘加单元设计
改进的booth算法
华莱士树
超前进位加法器
面向视频处理的粗粒度可重构单元设计
可重构处理单元
视频压缩编码
并行计算
基于AltiVec技术的浮点乘加单元的设计
AltiVec
浮点乘加器
java模式
预规格化
可重构移位单元的设计与实现
可重构
移位
多级互联
桶形移位
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高性能可重构乘加单元设计
来源期刊 大众科技 学科 工学
关键词 乘累加器 可重构 SIMD 修正booth算法 华莱士树
年,卷(期) 2010,(2) 所属期刊栏目 信息技术与通信
研究方向 页码范围 24-26
页数 3页 分类号 TN911.72
字数 4202字 语种 中文
DOI 10.3969/j.issn.1008-1151.2010.02.007
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 顾荣荣 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (1)
参考文献  (4)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1951(1)
  • 参考文献(0)
  • 二级参考文献(1)
1961(2)
  • 参考文献(1)
  • 二级参考文献(1)
1964(1)
  • 参考文献(0)
  • 二级参考文献(1)
1990(1)
  • 参考文献(1)
  • 二级参考文献(0)
1993(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
乘累加器
可重构
SIMD
修正booth算法
华莱士树
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
大众科技
月刊
1008-1151
45-1235/N
大16开
广西南宁市新竹路20号
48-94
1999
chi
出版文献量(篇)
16289
总下载数(次)
45
论文1v1指导