基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文分析锁相环(PLL)频率合成器的基本原理,并简单地介绍了ADI公司的集成锁相环芯片ADF4108的结构和性能。然后基于ADF4108芯片设计出一种频率合成器的方案,在该方案中,包含了环路滤波器的设计。通过ADIsimPLL3.1软件仿真,结果显示其相位噪声到达-99.27dBc@10kHz,并且系统工作稳定。
推荐文章
基于DDS的锁相频率合成器设计
直接数字式频率合成
锁相环
混频
带通滤波器
基于DDS驱动PLL结构的宽带频率合成器设计
DDS
PLL
频率合成器
相位噪声
4~8 GHz宽带频率合成器的设计
ADF4153
频率合成器
小数分频
PLL
基于锁相环的频率合成器的设计
锁相环
压控振荡器
滤波器
分频器lCD4046
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于ADF4108的频率合成器设计
来源期刊 自动化信息 学科 工学
关键词 锁相环 环路滤波器 压控振荡器 相位噪声
年,卷(期) 2011,(1) 所属期刊栏目
研究方向 页码范围 46-47
页数 2页 分类号 TN74
字数 语种
DOI
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (5)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
锁相环
环路滤波器
压控振荡器
相位噪声
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
自动化信息
月刊
1817-0633
成都市小南街123号冠城花园檀香阁3-1
出版文献量(篇)
5766
总下载数(次)
16
总被引数(次)
0
论文1v1指导