作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了降低高斯滤波器的结构复杂性,提高计算速度,提出基于FPGA的串联多级均值滤波器快速逼近高斯滤波器的方法,通过VHDL语言实现滤波器设计并给出在FPGA上的仿真实现结果.该方法简化了高斯滤波器的设计结构,提高了响应速度.实验结果表明:整个滤波器的实现时间可以跟FPGA的工作频率同步,满足了数据流实时性的要求.该设计可以应用到实时的信号处理过程中.
推荐文章
FIR滤波器的FPGA实现方法
FIR滤波器
FPGA
FFT
分布式算法
基于FPGA的程控滤波器设计与实现
FPGA
滤波器
程控
放大电路
基于FPGA的FIR滤波器的设计与实现
FIR滤波器
FPGA
VHDL
电子设计自动化
基于FPGA高阶FIR滤波器的实现
FIR数字滤波器
分布式算法结构
改进型分布式算法结构
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的高斯滤波器的快速实现
来源期刊 空军雷达学院学报 学科 工学
关键词 可编程门阵列 高斯滤波 均值滤波器 实时实现
年,卷(期) 2011,(3) 所属期刊栏目 电子技术
研究方向 页码范围 186-188
页数 分类号 TN431.2
字数 1673字 语种 中文
DOI 10.3969/j.issn.1673-8691.2011.03.009
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 周翠 空军雷达学院三系 2 16 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (3)
参考文献  (3)
节点文献
引证文献  (16)
同被引文献  (6)
二级引证文献  (9)
1986(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(4)
  • 引证文献(4)
  • 二级引证文献(0)
2013(2)
  • 引证文献(2)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(5)
  • 引证文献(3)
  • 二级引证文献(2)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(2)
  • 引证文献(2)
  • 二级引证文献(0)
2018(7)
  • 引证文献(2)
  • 二级引证文献(5)
2019(2)
  • 引证文献(1)
  • 二级引证文献(1)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
可编程门阵列
高斯滤波
均值滤波器
实时实现
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
空军预警学院学报
双月刊
2095-5839
42-1847/E
大16开
武汉市黄浦大街288号
1987
chi
出版文献量(篇)
2416
总下载数(次)
4
总被引数(次)
6441
论文1v1指导