基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
ARM926EJ-S处理器中MMU协处理器的硬件结构和工作原理,利用CCD建模方法来描述MMU的体系结构,并用FSM建模方法来描述MMU的取指过程和数据读写过程,建立MMU的软件模拟模型.利用建立的模拟以模型,给出了模型在实际工程中的应用并进行了测试实验.实验结果表明,建立的MMu模拟模型能够正确模拟MMu的功能,在工程实践中具有较好的应用价值.
推荐文章
GRCC:一种通用可重构协处理器
可重构协处理器
并行性计算
DCT
一种嵌入式SIMD协处理器地址产生器的设计
SIMD协处理器
地址产生器
计算机体系结构
VLSI
基于EFI和双核处理器的协处理器模型
协处理器
可扩展固件接口
双核处理器
IPI协议
DReAC:一种新型动态可重构协处理器
可重构协处理器
并行计算
流水计算
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 MMU协处理器的一种软件模拟模型
来源期刊 计算机工程与应用 学科 工学
关键词 存储器管理单元 组件连接图 有限状态机 建模
年,卷(期) 2011,(3) 所属期刊栏目 研发、设计、测试
研究方向 页码范围 57-60
页数 分类号 TP391.9
字数 4366字 语种 中文
DOI 10.3778/j.issn.1002-8331.2011.03.017
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (5)
共引文献  (2)
参考文献  (2)
节点文献
引证文献  (5)
同被引文献  (13)
二级引证文献  (5)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2009(2)
  • 参考文献(2)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(2)
  • 引证文献(2)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(2)
  • 引证文献(1)
  • 二级引证文献(1)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(3)
  • 引证文献(1)
  • 二级引证文献(2)
研究主题发展历程
节点文献
存储器管理单元
组件连接图
有限状态机
建模
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与应用
半月刊
1002-8331
11-2127/TP
大16开
北京619信箱26分箱
82-605
1964
chi
出版文献量(篇)
39068
总下载数(次)
102
总被引数(次)
390217
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导