基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
传统FPGA模拟退火布局算法中衡量布局质量的时延代价计算是以各自布局的关键路径时延为基础的,在一定条件下并不能准确地反映实际布局变化情况.为此,提出一种统一关键路径时延为基准FPGA模拟退火布局算法.该算法设置了统一关键路径时延基准,通过引入惩戒系数来降低关键路径时延增加的布局方案被接受的概率,根据惩戒系数对关键路径时延收敛效果的影响制定了基准值设置标准,得到了与布局变化相匹配的时延代价函数.实验验证了文中算法的有效性.
推荐文章
一种用于FPGA布局的模拟退火算法
隔离岛状
现场可编程逻辑阵列
模拟退火算法
基于模拟退火遗传算法的时延控制选播路由算法研究
选播路由
服务质量
遗传算法
模拟退火算法
时延控制
混合模拟退火算法解决VLSI布局问题
VLSI布局
Slicing结构
正则波兰表达式
模拟退火
禁忌搜索算法
基于序列对和模拟退火算法的布局问题研究
布局问题
模拟退火算法
回火策略
序列对
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 统一关键路径时延为基准FPGA模拟退火布局算法
来源期刊 计算机辅助设计与图形学学报 学科 工学
关键词 现场可编程门阵列 模拟退火 布局 关键路径时延
年,卷(期) 2011,(3) 所属期刊栏目 VLSI设计与测试及电子设计自动化
研究方向 页码范围 521-526
页数 分类号 TP391
字数 4378字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李鹏 解放军信息工程大学国家数字交换系统工程技术研究中心 15 41 4.0 6.0
2 兰巨龙 解放军信息工程大学国家数字交换系统工程技术研究中心 30 79 5.0 7.0
3 李立春 解放军信息工程大学国家数字交换系统工程技术研究中心 5 63 3.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (8)
共引文献  (6)
参考文献  (5)
节点文献
引证文献  (5)
同被引文献  (9)
二级引证文献  (6)
1948(1)
  • 参考文献(0)
  • 二级参考文献(1)
1983(1)
  • 参考文献(0)
  • 二级参考文献(1)
1991(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1994(2)
  • 参考文献(0)
  • 二级参考文献(2)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(2)
  • 参考文献(1)
  • 二级参考文献(1)
2006(2)
  • 参考文献(2)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(2)
  • 引证文献(2)
  • 二级引证文献(0)
2014(4)
  • 引证文献(2)
  • 二级引证文献(2)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(4)
  • 引证文献(1)
  • 二级引证文献(3)
研究主题发展历程
节点文献
现场可编程门阵列
模拟退火
布局
关键路径时延
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机辅助设计与图形学学报
月刊
1003-9775
11-2925/TP
大16开
北京2704信箱
82-456
1989
chi
出版文献量(篇)
6095
总下载数(次)
15
总被引数(次)
94943
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导