基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍一种基于FPGA的高速数据采集系统的设计方法,按照该方法设计出的数据采集系统能够实现高速实时数据采集和大容量深存储.该设计经过实际验证,工作稳定,能很好地达到预期要求.
推荐文章
基于FPGA的高速实时数据采集系统设计
数据采集系统
FPGA
DSP
FIFO
基于FPGA的高速数据采集系统设计实现
雷达视频回波信号
FPGA
高速采集
AD转换
基于FPGA的高速数据采集系统的设计
FPGA
数据采集
VHDL语言
基于FPGA的高速实时数据采集系统设计
FPGA
Verilog HDL
FIFO
数据采集
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的高速数据采集系统设计
来源期刊 仪表技术 学科 工学
关键词 FPGA LVDS DDR3内存条 MIG
年,卷(期) 2011,(12) 所属期刊栏目
研究方向 页码范围 53-54
页数 分类号 TP274+.2
字数 805字 语种 中文
DOI 10.3969/j.issn.1006-2394.2011.12.017
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 邵成华 中国电子科技集团公司第四十一研究所 5 13 2.0 3.0
2 段美霞 24 43 4.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (2)
参考文献  (1)
节点文献
引证文献  (6)
同被引文献  (5)
二级引证文献  (14)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(3)
  • 引证文献(1)
  • 二级引证文献(2)
2015(3)
  • 引证文献(0)
  • 二级引证文献(3)
2016(3)
  • 引证文献(2)
  • 二级引证文献(1)
2017(3)
  • 引证文献(0)
  • 二级引证文献(3)
2018(4)
  • 引证文献(0)
  • 二级引证文献(4)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FPGA
LVDS
DDR3内存条
MIG
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
仪表技术
月刊
1006-2394
31-1266/TH
大16开
上海市
4-351
1972
chi
出版文献量(篇)
4081
总下载数(次)
14
论文1v1指导