基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
FIFO在数据缓冲和信号同步、交换等领域都具有重要的作用.由于FPGA大规模集成可编程逻辑单元,利用FPGA中BlockRAM多样的寻址特性,在FIFO的使用中FPGA具有大然的优势.本文给出了一种基于FPGA实现任意长度FIFO的办法,利用双口RAM分别编址的特性并行读取以模拟FIFO.该方法已应用在实际的通信系统中,具有良好的效果.
推荐文章
基于FPGA FIFO处理的多路CAN总线高速通信设计
FPGA
多路CAN总线
FIFO处理单元
高速报文交互
一种基于FPGA的通信系统平台的设计
现场可编程门阵列
通信系统设计
模/数转换器
数/模转换器
一种基于FPGA+DSP的高速串口通信设计
高速率
串口通信
DSP
FPGA
误码率
可靠性
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 通信数据同步中基于FPGA的一种有限任意长FIFO的生成办法
来源期刊 自动化技术与应用 学科 工学
关键词 FIFO FPGA Block RAM 并行
年,卷(期) 2011,(3) 所属期刊栏目 通信与信息处理
研究方向 页码范围 40-42,53
页数 分类号 TN914.3
字数 2431字 语种 中文
DOI 10.3969/j.issn.1003-7241.2011.03.010
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 郭黎利 227 1481 19.0 25.0
2 柳震 1 4 1.0 1.0
3 王鹏字 1 4 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (4)
同被引文献  (11)
二级引证文献  (0)
2007(2)
  • 参考文献(2)
  • 二级参考文献(0)
2011(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FIFO
FPGA
Block RAM
并行
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
自动化技术与应用
月刊
1003-7241
23-1474/TP
大16开
哈尔滨市开发区汉水路165号
14-37
1982
chi
出版文献量(篇)
8131
总下载数(次)
24
总被引数(次)
36824
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导