基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对现代嵌入式处理器中指令高速缓存功耗显著的问题,提出一种基于Cache行间访问历史链接关系的指令高速缓存低功耗方法.通过创建独立可配置的顺序及跳转链接表项,利用链接表项中缓存的历史信息,消除Cache行间访问时对标志位存储器和冗余路数据存储器的访问功耗.进一步提出可复用的链接状态单元,克服了传统方法中由于缓存缺失引起的清空和重建链接表项的缺陷,显著降低了指令高速缓存访问功耗.实验表明,与传统指令高速缓存相比,本方法在取指单元面积仅增加1.35%的情况下,可平均减少标志位存储器访问次数96.38%.
推荐文章
基于循环的指令高速缓存访问预测方法
指令高速缓存
路预测
循环
路径
一种基于预比较的低功耗高速缓存设计
预比较
反相时钟
组相联Cache
基于标志编码的指令Cache低功耗方法
标志编码
低功耗
指令Cache
嵌入式处理器
基于分支执行历史的循环缓冲低功耗方法
分支执行历史
低功耗
循环缓冲
指令Cache
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于历史链接关系的指令高速缓存低功耗方法
来源期刊 浙江大学学报(工学版) 学科 工学
关键词 Cache行间访问 链接表项 链接状态单元 低功耗
年,卷(期) 2011,(3) 所属期刊栏目 电气工程
研究方向 页码范围 467-471,502
页数 6页 分类号 TP302.2|TN47
字数 语种 中文
DOI 10.3785/j.issn.1008-973X.2011.03.012
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 吴晓波 328 6672 45.0 70.0
2 孟建熠 30 45 3.0 5.0
3 丁永林 4 20 3.0 4.0
4 龚帅帅 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (1)
参考文献  (3)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1996(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
Cache行间访问
链接表项
链接状态单元
低功耗
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
浙江大学学报(工学版)
月刊
1008-973X
33-1245/T
大16开
杭州市浙大路38号
32-40
1956
chi
出版文献量(篇)
6865
总下载数(次)
6
总被引数(次)
81907
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导