作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
文章对DES加密算法进行了详细的分析,给出了采用VHDL描述基于FPGA实现DES加密算法系统的设计过程和仿真结果。该算法在密钥生成、S盒的处理中采用了并行处理的方式,克服了传统DES流水线实现方式的缺点,进一步提高了系统的处理速度。
推荐文章
DES加密算法的FPGA实现
DES
FPGA
Verilog HDL
编码速率
一种基于FPGA的3DES加密算法实现
FPGA:3DES算法
VHDL
有限状态机:流水线技术
硬盘数据加密系统的设计及其FPGA实现
硬盘数据加密系统
DES
AES
FPGA
直插型
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 DES数据加密的FPGA实现
来源期刊 电脑知识与技术:学术交流 学科 工学
关键词 DES数据加密标准 FPGA VHDL
年,卷(期) 2011,(8) 所属期刊栏目
研究方向 页码范围 5383-5384
页数 2页 分类号 TP309
字数 语种
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 殷伟凤 13 28 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (7)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
DES数据加密标准
FPGA
VHDL
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电脑知识与技术:学术版
旬刊
1009-3044
34-1205/TP
安徽合肥市濉溪路333号
26-188
出版文献量(篇)
41621
总下载数(次)
23
总被引数(次)
0
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导