基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了智能抢答器的组成及工作原理。采用Verilog语言通过QuartusII软件对设计进行仿真.并在Altera公司的CycloneEPICl2Q240C8器件上实现该系统,验证设计的正确性。该抢答器采用VerilogHDL语言模块化和层次化的思想,使设计十分简单,工作稳定可靠,有较强的实用性。
推荐文章
基于Verilog HDL语言的新型抢答器设计
抢答器
Verilog HDL
层次化和模块化
FPGA
验证
基于Multisim9的智能抢答器的设计与仿真
抢答器
层次电路
设计
仿真
基于Multisim10的16路竞赛抢答器设计与仿真
Multisim 10
16路竞赛抢答器
电路设计
Protel
基于 Multisim的多功能8路抢答器的设计与仿真
Multisim
设计
仿真
8路抢答器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 智能抢答器的Verilog设计及QuartusII仿真
来源期刊 科技信息 学科 工学
关键词 抢答器 VerilogHDL 层次化和模块 QuartusII
年,卷(期) 2011,(5) 所属期刊栏目 机械与电子
研究方向 页码范围 I0105-I0105,I0102
页数 2页 分类号 TP312
字数 语种 中文
DOI
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
抢答器
VerilogHDL
层次化和模块
QuartusII
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技信息(学术版)
旬刊
chi
出版文献量(篇)
33663
总下载数(次)
51
总被引数(次)
50452
论文1v1指导