作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
文中介绍了一种基于FPGA的数字秒表设计方法。采用VHDL硬件描述语言,运用ModelSim等EDA仿真工具。该设计具有外围电路少、集成度高、可靠性强等优点。最后经实验验证,该数字秒表计时准确,输入信号能准确控制秒表运行。系统所采用的自上而下的模块化设计方法,对于其他复杂的系统设计也有很强的借鉴意义。
推荐文章
基于FPGA的数字秒表的设计
FPGA
VHDL
数字秒表
QuartusⅡ
一种基于FPGA的全数字锁相环设计
FPGA
verilogHDL
全数字锁相环(DPLL)
自动变模
一种基于FPGA技术的虚拟数字扫频仪的设计
FPGA
PC并行口
AD9850
虚拟数字扫频仪
基于FPGA的数字秒表的设计
FPGA
VHDL
数字秒表
QuartusⅡ
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于FPGA的数字秒表设计方法
来源期刊 电子元器件应用 学科 工学
关键词 FPGA 数字秒表 模块化设计 VHDL
年,卷(期) 2012,(1) 所属期刊栏目
研究方向 页码范围 10-13
页数 4页 分类号 TP311.52
字数 语种
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王永维 3 8 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (10)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FPGA
数字秒表
模块化设计
VHDL
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子元器件应用
月刊
1563-4795
大16开
西安市科技路37号海星城市广场B座240
1999
chi
出版文献量(篇)
5842
总下载数(次)
7
总被引数(次)
11366
论文1v1指导