原文服务方: 现代电子技术       
摘要:
以FPGA为核心的数字秒表,具有外围电路少、集成度高、可靠性强等特点.该数字秒表的设计是以VHDL为开发工具,以QuartusⅡ为软件平台,采用模块化设计,并通过数码管驱动电路动态显示计时结果.给出部分模块的VHDL源程序和仿真结果,仿真结果表明该设计方案的正确,展示了VHDL语言的强大功能和优秀特性.
推荐文章
基于FPGA的秒表检定仪的设计
FPGA
秒表检定仪
模块化设计
撞表机构
电/机转换装置
数字秒表的设计与实现
555信号发生器
C180计数器
RS触发器
基于AT89C52单片机的数字秒表设计
单片机
数字秒表
C语言
AT89C52芯片
基于FPGA的数字日历设计
数字日历
VHDL
FPGA
Quartus Ⅱ
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的数字秒表的设计
来源期刊 现代电子技术 学科
关键词 FPGA VHDL 数字秒表 QuartusⅡ
年,卷(期) 2008,(12) 所属期刊栏目 嵌入式技术
研究方向 页码范围 52-54
页数 3页 分类号 TN702
字数 语种 中文
DOI 10.3969/j.issn.1004-373X.2008.12.019
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 赵创社 18 114 5.0 10.0
2 杨远成 6 11 2.0 3.0
3 雷金利 4 12 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (8)
参考文献  (1)
节点文献
引证文献  (1)
同被引文献  (2)
二级引证文献  (4)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(2)
  • 引证文献(0)
  • 二级引证文献(2)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
FPGA
VHDL
数字秒表
QuartusⅡ
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导