基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了一种基于SOPC(片上可编程系统)的自演化硬件实现的设计方法,并以Virtex-ⅡPro开发板为硬件平台,内嵌的软核处理器Microblaze为控制核心.首先使用VHDL硬件描述语言设计虚拟可重构电路;然后将虚拟可重构电路定制成可进化IP核并通过OPB总线与软核处理器相连;最后在处理器上编写遗传算法程序对定制的可进化核进行进化操作,以一位加法器为例验证了自演化硬件的实现.结果表明,该方法不但可以大大简化染色体编码,便于进化操作,而且软件上操作灵活方便,硬件上又具有可定制性.
推荐文章
基于动态可重构FPGA的自演化硬件概述
演化硬件
动态可重构
染色体编码
FPGA
基于VRC的自演化系统设计与实现
FPGA
虚拟可重构电路
可编程系统
自演化
电路设计
遗传算法
硬件演化原理及实现方法研究
自适应硬件
演化电路
外部演化
JBits
Virtex
FPGA
基于演化硬件的容错电路设计与实现
电磁仿生
虚拟可重构电路
演化硬件
容错
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于SOPC的自演化硬件实现
来源期刊 佳木斯大学学报:自然科学版 学科 工学
关键词 演化硬件 片上可编程系统 虚拟可重构 遗传算法 可进化核
年,卷(期) 2012,(2) 所属期刊栏目
研究方向 页码范围 209-212
页数 4页 分类号 TN929.5
字数 1828字 语种 中文
DOI 10.3969/j.issn.1008-1402.2012.02.012
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 姚睿 南京航空航天大学自动化学院 51 577 13.0 22.0
2 刘洁丽 南京航空航天大学自动化学院 1 6 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (7)
共引文献  (6)
参考文献  (5)
节点文献
引证文献  (6)
同被引文献  (0)
二级引证文献  (0)
1990(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(2)
  • 参考文献(0)
  • 二级参考文献(2)
2004(2)
  • 参考文献(1)
  • 二级参考文献(1)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(2)
  • 参考文献(2)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
演化硬件
片上可编程系统
虚拟可重构
遗传算法
可进化核
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
佳木斯大学学报(自然科学版)
双月刊
1008-1402
23-1434/T
大16开
黑龙江省佳木斯市学府街148号
14-176
1983
chi
出版文献量(篇)
5218
总下载数(次)
9
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导