作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
文章介绍了等精度频率计误差分析和实现原理,在Altera新一代FPGA/PLD开发软件QuartusⅡ 中运用硬件描述语言Verilog HDL编程,通过单片机控制EP1 C12Q240I7芯片实现等精度频率计的设计,频率计可通过分频测量800 MHZ~1 400 MHZ之间的高频信号频率,大大提高了测量精度,实验证明测量精度为0.000 03%以下.
推荐文章
基于Nios Ⅱ的等精度频率计设计
FPGA
Nios Ⅱ
等精度
频率测量
基于CPLD的等精度频率计的设计
频率计
等精度测量
单片机
CPLD
基于等精度原理双踪频率计的设计
频率计
双踪测量
实用型
高精度
高灵敏度
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的高频等精度频率计设计与实现
来源期刊 吉林工程技术师范学院学报 学科 工学
关键词 EP1C12Q240I7 等精度 频率计 Verilog HDL 分频测量
年,卷(期) 2012,(5) 所属期刊栏目
研究方向 页码范围 73-76
页数 4页 分类号 TN79
字数 1081字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 赵杰 江苏联合职业技术学院电子工程系 8 31 3.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (11)
共引文献  (36)
参考文献  (4)
节点文献
引证文献  (3)
同被引文献  (9)
二级引证文献  (1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(3)
  • 参考文献(0)
  • 二级参考文献(3)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(1)
  • 二级参考文献(1)
2007(3)
  • 参考文献(0)
  • 二级参考文献(3)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(2)
  • 参考文献(1)
  • 二级参考文献(1)
2011(2)
  • 参考文献(2)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
EP1C12Q240I7
等精度
频率计
Verilog HDL
分频测量
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
吉林工程技术师范学院学报
月刊
1009-9042
22-1265/TB
大16开
长春市凯旋路3050号
1985
chi
出版文献量(篇)
5532
总下载数(次)
17
总被引数(次)
10638
论文1v1指导