基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
嵌入式系统对处理器功耗开销有严格的限制,异步电路技术可以作为设计低功耗处理器的有效方法之一.针对嵌入式多媒体应用,本文设计实现了一款低功耗异步微处理器——腾越-Ⅱ.处理器中包含一个异步TTA微处理器内核、一个同步TTA微处理器内核、两个存储控制器和多个外部通信接口.异步内核通过基于宏单元的异步电路设计方法实现,其它部分通过基于标准单元的半定制设计流程实现.处理器芯片采用UMC 0.18μm CMOS工艺实现,基片面积为4.89×4.89mm2,工作电压为1.8V.经测试,处理器工作主频达到200MHz,且异步内核的功耗开销低于同步内核的50%.
推荐文章
嵌入式微处理器与SDRAM的接口设计与实现
嵌入式系统
ARM920T
SDRAM存储器
接口设计
嵌入式单精度扩展浮点RISC微处理器的设计
RISC
微处理器
体系结构
流水线
一种嵌入式RISC微处理器的整数部件设计
微处理器
NPUARM
ALU
乘法器
桶式移位器
基于嵌入式微处理器和FPGA的高精度测频设计
频率测量
FPGA
高精度
嵌入式微处理器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 “腾越-Ⅱ”嵌入式异步微处理器的设计与实现
来源期刊 计算机工程与科学 学科 工学
关键词 低功耗 传输触发体系结构 异步电路 嵌入式多媒体应用
年,卷(期) 2012,(7) 所属期刊栏目 计算机体系结构
研究方向 页码范围 65-70
页数 分类号 TP332.2
字数 4854字 语种 中文
DOI 10.3969/j.issn.1007-130X.2012.07.012
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王志英 国防科学技术大学计算机学院 118 965 14.0 25.0
2 任洪广 国防科学技术大学计算机学院 6 19 2.0 4.0
3 石伟 国防科学技术大学计算机学院 12 64 5.0 7.0
4 苏博 国防科学技术大学计算机学院 7 23 3.0 4.0
5 王友瑞 国防科学技术大学计算机学院 6 23 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (9)
参考文献  (7)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1989(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
1999(2)
  • 参考文献(1)
  • 二级参考文献(1)
2005(2)
  • 参考文献(1)
  • 二级参考文献(1)
2006(4)
  • 参考文献(2)
  • 二级参考文献(2)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(2)
  • 参考文献(0)
  • 二级参考文献(2)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
低功耗
传输触发体系结构
异步电路
嵌入式多媒体应用
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与科学
月刊
1007-130X
43-1258/TP
大16开
湖南省长沙市开福区德雅路109号国防科技大学计算机学院
42-153
1973
chi
出版文献量(篇)
8622
总下载数(次)
11
总被引数(次)
59030
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导