基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
高速数据采集系统主要由AD、FPGA和DSP组成.该系统的采样精度为12 bit,采样率为100 MSPS.首先介绍了系统中AD部分的两种前端调理电路的设计与实现,并作了对比,然后介绍了AD的时钟电路,说明了基于Verilog的FPGA程序设计过程.通过调试优化后可以在DSP中稳定、纹波较小地读到AD量化后的数据.
推荐文章
基于FPGA的高速数据采集系统设计实现
雷达视频回波信号
FPGA
高速采集
AD转换
基于FPGA双通道高速数据采集系统的设计与实现
高速数据采集
FPGA
MAX12529s
MicroBlaze
基于FPGA的高速实时数据采集系统设计
数据采集系统
FPGA
DSP
FIFO
基于FPGA高速数据采集与存储系统的设计
FPGA
高速数据采集
ADC12D800
数据缓存
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的高速数据采集系统的设计与实现
来源期刊 电子器件 学科 工学
关键词 数据采样系统 高速 前端调理电路 FPGA
年,卷(期) 2012,(5) 所属期刊栏目 电子电路设计分析及应用
研究方向 页码范围 615-618
页数 分类号 TP247.2
字数 2181字 语种 中文
DOI 10.3969/j.issn.1005-9490.2012.05.028
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 冯全源 西南交通大学微电子研究所 261 1853 19.0 26.0
2 常高嘉 西南交通大学微电子研究所 1 31 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (16)
共引文献  (41)
参考文献  (10)
节点文献
引证文献  (31)
同被引文献  (87)
二级引证文献  (82)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(2)
  • 参考文献(0)
  • 二级参考文献(2)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(5)
  • 参考文献(1)
  • 二级参考文献(4)
2006(3)
  • 参考文献(0)
  • 二级参考文献(3)
2007(2)
  • 参考文献(1)
  • 二级参考文献(1)
2008(3)
  • 参考文献(1)
  • 二级参考文献(2)
2009(2)
  • 参考文献(2)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(3)
  • 参考文献(2)
  • 二级参考文献(1)
2012(2)
  • 参考文献(2)
  • 二级参考文献(0)
2012(2)
  • 参考文献(2)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(4)
  • 引证文献(4)
  • 二级引证文献(0)
2014(6)
  • 引证文献(2)
  • 二级引证文献(4)
2015(13)
  • 引证文献(4)
  • 二级引证文献(9)
2016(14)
  • 引证文献(6)
  • 二级引证文献(8)
2017(23)
  • 引证文献(4)
  • 二级引证文献(19)
2018(33)
  • 引证文献(7)
  • 二级引证文献(26)
2019(16)
  • 引证文献(4)
  • 二级引证文献(12)
2020(4)
  • 引证文献(0)
  • 二级引证文献(4)
研究主题发展历程
节点文献
数据采样系统
高速
前端调理电路
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导