基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
高速采集系统中常用的交流耦合端接设计没有考虑单端阻抗匹配,使得单端时钟信号产生反射,反射噪声严重时会破坏系统的准确性.为了改善反射噪声,提出了一种改进的LVPECL差分信号端接设计,将单端阻抗匹配电路引入驱动端,从而达到抑制反射噪声的效果.仿真证明,当信号频率小于500 MHz时,与常用端接设计相比,改进端接设计的接收信号过冲最大减少了10.9%,反射噪声得到抑制,提高系统的稳定性和准确度.
推荐文章
高速模数转换器时钟的设计与仿真
高速模数转换器
PECL时钟
Hyperlynx
时钟参数在高速数据采集系统中的影响
抖动
相位噪声
偏移
频率稳定度
高速数据采集
高速CMOS时钟数据恢复电路的设计与仿真
时钟数据恢复
双环半速率结构
相位插值
数字滤波器
基于FPGA双通道高速数据采集系统的设计与实现
高速数据采集
FPGA
MAX12529s
MicroBlaze
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高速采集系统的时钟端接设计与仿真
来源期刊 电子器件 学科 工学
关键词 采集系统 差分端接设计 阻抗匹配 反射噪声
年,卷(期) 2012,(2) 所属期刊栏目 电子电路设计分析及应用
研究方向 页码范围 158-162
页数 分类号 TN702
字数 3604字 语种 中文
DOI 10.3969/j.issn.1005-9490.2012.02.010
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 马秀荣 天津理工大学计算机与通信工程学院通信器件教育部工程研究中心 42 130 6.0 9.0
2 白红蕊 天津理工大学计算机与通信工程学院通信器件教育部工程研究中心 2 5 2.0 2.0
3 白媛 天津理工大学计算机与通信工程学院通信器件教育部工程研究中心 14 37 4.0 4.0
4 吴健 天津理工大学计算机与通信工程学院通信器件教育部工程研究中心 4 24 2.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (21)
共引文献  (53)
参考文献  (11)
节点文献
引证文献  (2)
同被引文献  (4)
二级引证文献  (5)
2001(2)
  • 参考文献(1)
  • 二级参考文献(1)
2002(2)
  • 参考文献(0)
  • 二级参考文献(2)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(4)
  • 参考文献(2)
  • 二级参考文献(2)
2005(5)
  • 参考文献(0)
  • 二级参考文献(5)
2006(5)
  • 参考文献(0)
  • 二级参考文献(5)
2007(5)
  • 参考文献(2)
  • 二级参考文献(3)
2008(2)
  • 参考文献(2)
  • 二级参考文献(0)
2009(3)
  • 参考文献(2)
  • 二级参考文献(1)
2010(2)
  • 参考文献(1)
  • 二级参考文献(1)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(2)
  • 引证文献(1)
  • 二级引证文献(1)
2014(2)
  • 引证文献(1)
  • 二级引证文献(1)
2015(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
采集系统
差分端接设计
阻抗匹配
反射噪声
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导