基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了解决高速数据采集过程中的数据量大、实时性、传输速率等问题,提出了一种基于FPGA的高速数据采集系统的实现方案.该方案以FPGA作为主控芯片,实现模拟信号通道的可控、A/D转换控制、DDRⅡ SDRAM数据缓存、PCI总线数据的传输四个主要功能,系统采用Verilog HDL语言,通过Quartus Ⅱ6.0软件编程来实现IP核的控制,从而实现多个ADC08B200芯片进行数据采集,通过DDRⅡ SDRAM进行数据缓存,将数据通过PCI总线传输到PC机.系统经过PC机的测试软件,能够很好地完成高速数据采集系统的任务要求.
推荐文章
基于FPGA的高速实时数据采集系统设计
数据采集系统
FPGA
DSP
FIFO
基于ARM和FPGA的高速高空数据采集系统的实现
嵌入式系统
ARM
FPGA
高空数据采集
基于FPGA和DSP的高速数据采集系统的设计
WCDMA数字基带接收机
FPGA
DSP
高速数据采集与处理系统
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的高速数据采集系统的设计与实现
来源期刊 计算机技术与发展 学科 工学
关键词 FPGA DDRⅡ SDRAM PCI总线 数据采集系统
年,卷(期) 2012,(6) 所属期刊栏目 应用开发研究
研究方向 页码范围 217-220
页数 分类号 TP39
字数 3370字 语种 中文
DOI 10.3969/j.issn.1673-629X.2012.06.056
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 周鸣争 安徽工程大学计算机与信息学院 103 565 12.0 18.0
2 周明龙 安徽工程大学计算机与信息学院 9 103 4.0 9.0
3 肖积涛 安徽工程大学计算机与信息学院 1 57 1.0 1.0
4 马幼鸣 安徽工程大学计算机与信息学院 1 57 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (6)
共引文献  (48)
参考文献  (6)
节点文献
引证文献  (57)
同被引文献  (134)
二级引证文献  (109)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(2)
  • 二级参考文献(0)
2007(2)
  • 参考文献(1)
  • 二级参考文献(1)
2008(2)
  • 参考文献(0)
  • 二级参考文献(2)
2009(2)
  • 参考文献(1)
  • 二级参考文献(1)
2010(2)
  • 参考文献(2)
  • 二级参考文献(0)
2012(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(13)
  • 引证文献(8)
  • 二级引证文献(5)
2014(12)
  • 引证文献(6)
  • 二级引证文献(6)
2015(27)
  • 引证文献(12)
  • 二级引证文献(15)
2016(16)
  • 引证文献(8)
  • 二级引证文献(8)
2017(18)
  • 引证文献(6)
  • 二级引证文献(12)
2018(36)
  • 引证文献(8)
  • 二级引证文献(28)
2019(26)
  • 引证文献(6)
  • 二级引证文献(20)
2020(17)
  • 引证文献(2)
  • 二级引证文献(15)
研究主题发展历程
节点文献
FPGA
DDRⅡ SDRAM
PCI总线
数据采集系统
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机技术与发展
月刊
1673-629X
61-1450/TP
大16开
西安市雁塔路南段99号
52-127
1991
chi
出版文献量(篇)
12927
总下载数(次)
40
总被引数(次)
111596
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导