基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为实现高速可配RSA硬件加速器,提出了一种基于基-64蒙哥马利算法的模乘器流水线架构及其对应的可配置存储结构.通过五级流水线的并行运算和存储器的灵活配置,可以高效地实现256位到2048位的RSA运算.实验结果表明:与其他相关工作比较,提出的流水线架构能够取得较好的性能和资源消耗比,加速器在模乘器性能和数据吞吐率方面有明显提高.在73k门硬件资源下,在1024位RSA运算情况下,实现了333 kbps的数据吞吐率.
推荐文章
点积加速器的设计与实现
椭圆曲线密码
硬件设计
有限状态机
图形加速器中几何变换的设计与实现
图形加速器
几何变换
流水线
乘法器
数据通路
图形处理器剪裁加速器的设计与实现
图形处理器
平面剪裁
视景体剪裁
基于FPGA的卷积神经网络加速器设计与实现
卷积神经网络
现场可编程门阵列
加速器
有限资源
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 高速可配RSA加速器设计与实现
来源期刊 传感器与微系统 学科 工学
关键词 RSA 蒙哥马利模乘 基-64 并行流水线 可配
年,卷(期) 2012,(6) 所属期刊栏目 设计与制造
研究方向 页码范围 97-100
页数 分类号 TN402
字数 2790字 语种 中文
DOI 10.3969/j.issn.1000-9787.2012.06.029
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 严晓浪 浙江大学超大规模集成电路研究所 246 1634 19.0 29.0
2 黄凯 浙江大学超大规模集成电路研究所 44 179 8.0 11.0
3 曾健林 浙江大学超大规模集成电路研究所 1 4 1.0 1.0
4 马德 浙江大学超大规模集成电路研究所 3 22 2.0 3.0
5 冯炯 1 4 1.0 1.0
6 葛海通 1 4 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (6)
共引文献  (5)
参考文献  (4)
节点文献
引证文献  (4)
同被引文献  (2)
二级引证文献  (2)
1978(2)
  • 参考文献(1)
  • 二级参考文献(1)
1985(2)
  • 参考文献(1)
  • 二级参考文献(1)
1993(1)
  • 参考文献(0)
  • 二级参考文献(1)
1994(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(2)
  • 引证文献(2)
  • 二级引证文献(0)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
RSA
蒙哥马利模乘
基-64
并行流水线
可配
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
传感器与微系统
月刊
1000-9787
23-1537/TN
大16开
哈尔滨市南岗区一曼街29号
14-203
1982
chi
出版文献量(篇)
9750
总下载数(次)
43
总被引数(次)
66438
论文1v1指导