基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为挖掘可重构处理器的内在并行性,需要编译器通过分析程序的并行性来决定可重构处理器硬件最好的执行模式.为此,提出一种基于可重构处理器的并行优化算法.将有向无环图的并行计算部分映射到可重构处理器上,对任务实现3个不同层次的并行性(指令级并行、循环级并行、线程级并行).测试结果表明,该算法使得可重构处理器在处理任务时比未用并行优化算法的性能提升1.2倍左右.
推荐文章
可重构阵列处理器Harris算法并行化实现
Harris算法
可重构阵列处理器
并行性
基于循环优化的可重构处理器任务编译器设计实现
可重构计算
任务编译器
配置复用
数据流优化
基于G Re P通用可重构处理器的密码算子优化设计
密码算子
密码算法
热点分析
频度分析
模乘算法
Montgomery
GReP
基于动态可重构处理器的信道估计算法实现
可重构处理器
信道估计
多输入多输出
正交频分复用
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于可重构处理器的并行优化算法
来源期刊 计算机工程 学科 工学
关键词 可重构处理器 并行优化 并行处理 任务编译器 有向无环图
年,卷(期) 2012,(21) 所属期刊栏目 开发研究与设计技术
研究方向 页码范围 286-289
页数 4页 分类号 TP301.6
字数 4177字 语种 中文
DOI 10.3969/j.issn.1000-3428.2012.21.076
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘雷波 清华大学微电子所 33 205 8.0 13.0
2 尹首一 清华大学微电子所 23 509 8.0 22.0
3 魏少军 清华大学微电子所 66 406 9.0 18.0
4 刘石柱 清华大学微电子所 1 6 1.0 1.0
5 殷崇勇 清华大学微电子所 3 14 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (6)
同被引文献  (2)
二级引证文献  (0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(2)
  • 引证文献(2)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
可重构处理器
并行优化
并行处理
任务编译器
有向无环图
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程
月刊
1000-3428
31-1289/TP
大16开
上海市桂林路418号
4-310
1975
chi
出版文献量(篇)
31987
总下载数(次)
53
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导