作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
基于APB总线接口,设计了一种可灵活配置为Master/Slave模式、设置传输速率、支持DMA功能并适用于4种时钟模式的SPI 协议IP核。首先介绍了SPI协议标准,然后详细说明了该IP核的系统结构、接口信号和子模块设计,并使用了Verilog HDL语言实现硬件设计。最后通过了FPGA时序仿真,验证了该设计的正确性。该IP核已成功用于一款通信芯片,证明了该IP核在实际工程中的可行性。
推荐文章
用于SoC的SPI接口设计与验证
SPI协议
AMBA总线
SoC设计
数据传输
基于APB总线的SPI接口设计与实现
SPI
APB总线
多样化
复用
基于PC/104总线与CPLD的SPI接口设计
SPI接口
CPLD
PC/104总线
接口设计
VHDL
SPI总线接口的SoPC模块设计与实现
可编程片上系统
串行外设接口
Verilog 硬件描述语言
FPGA
NIOS Ⅱ
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于APB总线接口的SPI协议IP核的设计与验证
来源期刊 无线互联科技 学科
关键词 SPI协议 IP核 Verilog HDL FPGA
年,卷(期) 2013,(11) 所属期刊栏目 实验研究
研究方向 页码范围 132-134
页数 3页 分类号
字数 2649字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 郭艾华 11 20 3.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (16)
共引文献  (22)
参考文献  (5)
节点文献
引证文献  (5)
同被引文献  (11)
二级引证文献  (6)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(3)
  • 参考文献(0)
  • 二级参考文献(3)
2003(4)
  • 参考文献(0)
  • 二级参考文献(4)
2004(3)
  • 参考文献(1)
  • 二级参考文献(2)
2005(2)
  • 参考文献(1)
  • 二级参考文献(1)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(2)
  • 参考文献(2)
  • 二级参考文献(0)
2011(3)
  • 参考文献(0)
  • 二级参考文献(3)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(4)
  • 引证文献(3)
  • 二级引证文献(1)
2019(5)
  • 引证文献(1)
  • 二级引证文献(4)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
SPI协议
IP核
Verilog HDL
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
无线互联科技
半月刊
1672-6944
32-1675/TN
16开
江苏省南京市
2004
chi
出版文献量(篇)
18145
总下载数(次)
78
总被引数(次)
27320
论文1v1指导