原文服务方: 现代电子技术       
摘要:
IP核是SoPC系统的重要组成部分,针对如何高速、有效地实时处理图像的问题,提出了一种基于Avalon总线的图像处理IP核的设计方法。根据最新的数字视频国际编码标准和颜色空间理论,用Verilog HDL硬件描述语言完成IP核的功能实现,IP核被设计为Avalon总线从端口,通过Avalon总线与Nios Ⅱ处理器进行通信。IP核通过SignalTap Ⅱ在线验证,可修改其参数使之满足不同系统的需求。该方法具有良好的通用性,提高了系统的兼容性,能帮助其他用户明显缩短实时图像处理系统项目的研发周期、降低工作强度。
推荐文章
基于Avalon总线TLC5628自定义IP核的开发
可编程片上系统
Avalon总线
自定义IP核
TLC5628数/模转换器
基于Avalon总线TLC5628自定义IP核的开发
可编程片上系统
Avalon总线
自定义IP核
TLC5628数/模转换器
基于Niosll步进电机控制器IP核的设计与实现
SOPC
IP核
FPGA
步进电机控制器
基于VerilogHDL的异步串行通信IP核设计
串行通信
VerilogHDL
IP核
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于Avalon总线的图像处理IP核的设计
来源期刊 现代电子技术 学科
关键词 SoPC IP核 图像处理 Verilog HDL Avalon总线 SignalTap Ⅱ
年,卷(期) 2013,(24) 所属期刊栏目 计算机应用技术
研究方向 页码范围 86-89
页数 4页 分类号 TN964-34
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 蔡国洋 3 5 1.0 2.0
2 赵毅 3 2 1.0 1.0
3 余良辉 3 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (1)
参考文献  (3)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
SoPC
IP核
图像处理
Verilog HDL
Avalon总线
SignalTap Ⅱ
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导