基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
制造工艺的快速进步给集成电路设计提供了广阔的空间,而发展较慢的设计能力导致难以对片上资源高效利用.目前,高性能处理器片上Cache普遍占到芯片总面积的一半以上,而如何高效、智能地利用片上Cache空间,构建高性能存储系统是处理器微体系结构研究的重要内容.分析了Cache数据污染和猜测执行对处理器性能的影响,并在此基础上提出一种基于数据Tag有效位分裂的无污染Cache访问控制技术—Pease,将原先D-Cache Tag中的一位数据有效位扩展为读数据有效位(RVB)和写数据有效位(WVB)两位,根据RVB和WVB值的不同组合对数据读写访问进行控制.不但充分保留了猜测执行的数据预取性,使污染数据透明化,写入数据时无需对污染数据进行替换操作,消除了污染数据对Cache效率的影响.Pease技术相对于baseline结构来说,IPC的提升幅度为1.05%~8.40%,平均提升4.04%;L1 D-Cache缺失率降低幅度为19.05%~48.16%,平均降低29.66%.
推荐文章
基于存储队列的Cache访问性能优化研究
存储队列
Cache
低功耗
低延迟
果品无污染生产对策研究
果品
无污染生产
污染源
污染途径
对策
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 无污染Cache访问控制技术
来源期刊 计算机工程与应用 学科 工学
关键词 有效位 分裂 Cache 污染
年,卷(期) 2013,(10) 所属期刊栏目
研究方向 页码范围 5-9
页数 分类号 TP303
字数 5257字 语种 中文
DOI 10.3778/j.issn.1002-8331.1210-0301
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 宋焕生 长安大学信息工程学院 71 491 10.0 20.0
2 刘松鹤 长安大学信息工程学院 7 84 3.0 7.0
3 李文敏 长安大学信息工程学院 17 4 1.0 1.0
4 亓淑敏 长安大学信息工程学院 8 39 3.0 6.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (15)
参考文献  (4)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1993(1)
  • 参考文献(0)
  • 二级参考文献(1)
1994(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(2)
  • 参考文献(2)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
有效位
分裂
Cache
污染
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与应用
半月刊
1002-8331
11-2127/TP
大16开
北京619信箱26分箱
82-605
1964
chi
出版文献量(篇)
39068
总下载数(次)
102
总被引数(次)
390217
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导