基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文设计了一种3.3V 14位210MSPS电流型DAC。该转换器包括高速模拟开关、带隙参考电路、电流调整电路和高速锁存器等。采用了分段电流沉结构,同时还采取了电流源调整技术,改善了芯片的线性参数。电路基于0.35μm CMOS工艺设计,芯片面积3.8mm2。测试表明,其刷新率可达210MSPS,INL为±0.8LSB,DNL为±0.5LSB,SFDR@fclk=210MSPS为72dBC@fout=5.04MHz,在3.3V电压下工作时功耗小于120mW。本文网络版地址:http://www.eepw.com.cn/article/233873.htm
推荐文章
一种12位分段式电流舵DAC电路设计
数/模转换器
分段式电流舵
改进型Fibonacci数列
SoC
一种基于40 nm CMOS工艺的电流舵DAC IP核设计
数模转换器
分段式电流舵
IP核
一种用于16位流水线ADC的多比特子DAC电容失配校准方法
流水线ADC
电容失配校准
多比特子DAC校准
一种10 bit电流型DAC电流源晶体管的抗失配设计
数模转换器
CMOS
高精度
系统误差
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种14位210MSPS校准电流DAC设计
来源期刊 电子产品世界 学科
关键词 校准技术 电流DAC 分段结构
年,卷(期) 2014,(2) 所属期刊栏目 第四届“时代民芯”杯电子设计大赛
研究方向 页码范围 56-58
页数 3页 分类号
字数 2093字 语种 中文
DOI 10.3969/j.issn.1005-5517.2014.2.012
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (9)
共引文献  (1)
参考文献  (3)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1990(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(2)
  • 参考文献(0)
  • 二级参考文献(2)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(2)
  • 参考文献(0)
  • 二级参考文献(2)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2013(2)
  • 参考文献(2)
  • 二级参考文献(0)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
校准技术
电流DAC
分段结构
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子产品世界
月刊
1005-5517
11-3374/TN
大16开
北京市复兴路15号138室
82-552
1993
chi
出版文献量(篇)
11765
总下载数(次)
14
论文1v1指导