原文服务方: 微电子学与计算机       
摘要:
基于SMIC 40 nm CMOS工艺,设计了一种10位100 MS/s DAC IP核.该DAC IP核采用6+4分段式电流舵结构,1.1 V/2.5 V双电源供电,满量程输出电流为20 mA.完成了DAC IP核电路和版图的原型设计,提取了物理模型与时序模型,组成基本的数据交付项.对该DAC IP核进行了仿真分析,给出了流片后的测试结果.
推荐文章
基于40 nm CMOS 工艺的 DAC IP核物理与时序建模
DAC IP核
物理模型
时序模型
一种12位分段式电流舵DAC电路设计
数/模转换器
分段式电流舵
改进型Fibonacci数列
SoC
一种带斐波那契译码的高精度电流舵DAC
分段式电流舵
DAC
斐波那契数列
译码结构
基于电流源拆分均衡布局的14 bit 200 MS/s电流舵DAC设计
数模转换器
毛刺
时钟馈通
电流源阵列
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于40 nm CMOS工艺的电流舵DAC IP核设计
来源期刊 微电子学与计算机 学科
关键词 数模转换器 分段式电流舵 IP核
年,卷(期) 2017,(2) 所属期刊栏目
研究方向 页码范围 25-29
页数 5页 分类号 TN79+2|TN402
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈岚 中国科学院微电子研究所 86 361 10.0 14.0
3 王东 中国科学院微电子研究所 83 1115 19.0 31.0
9 冯燕 中国科学院微电子研究所 12 67 3.0 8.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (1)
参考文献  (4)
节点文献
引证文献  (3)
同被引文献  (2)
二级引证文献  (0)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2018(2)
  • 引证文献(2)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
数模转换器
分段式电流舵
IP核
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导