基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
开发人员在根据通用仿真器方案开发所需在线仿真器时,由于受ICE机制中调试模块IP软核的限制,并没有一个完整的调试模块方案,使得开发周期加长、成本增加.针对基于FPGA的通用在线仿真器方案缺少调试模块详细设计方案的问题,采用自顶向下划分层次和自底向上模块单独设计相结合的方法,设计出具有调试模块的IPcore,并结合EM78P447S的IP软核,在Xilinx Spartan系列XC3S700AN开发板套件中进行了验证.
推荐文章
AMBA 2.0总线IP核的设计与实现
AMBA 2.0
片上总线
AHB 仲裁器
AHB/APB桥
基于FPGA的UART IP核设计与实现
IP核
UART
Verilog HDL
FPGA
图像融合 IP 软核设计与实现
FPGA
Matlab
图像融合
IP软核
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 ICE中调试模块IP软核的设计与实现
来源期刊 电子科技 学科 工学
关键词 现场可编程阵列逻辑 微控制单元 在线仿真器 IP软核 通用串行总线
年,卷(期) 2014,(5) 所属期刊栏目 图像·编码与软件
研究方向 页码范围 93-95
页数 3页 分类号 TN79
字数 2803字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 周建伟 河北工业大学微电子研究所 40 197 8.0 11.0
2 江正斌 河北工业大学微电子研究所 1 0 0.0 0.0
3 李德安 北京中科微电子技术有限公司研发部 1 0 0.0 0.0
4 彭崇梅 北京中科微电子技术有限公司研发部 1 0 0.0 0.0
5 袁国顺 北京中科微电子技术有限公司研发部 2 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (7)
共引文献  (4)
参考文献  (6)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(2)
  • 参考文献(1)
  • 二级参考文献(1)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(2)
  • 参考文献(2)
  • 二级参考文献(0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(2)
  • 参考文献(2)
  • 二级参考文献(0)
2014(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
现场可编程阵列逻辑
微控制单元
在线仿真器
IP软核
通用串行总线
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子科技
月刊
1007-7820
61-1291/TN
大16开
西安电子科技大学
1987
chi
出版文献量(篇)
9344
总下载数(次)
32
总被引数(次)
31437
论文1v1指导