基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了解决使用现场可编程门阵列(FPGA)进行大规模片上多核处理器模拟的容量限制难题,提出了一种新颖的FPGA模拟方法。该方法通过混合真实的处理器核与伪造的处理器核,使用1个或2个FPGA即可模拟整个片上多核处理器,而且可以有效克服FPGA的容量限制问题,同时又不过多损害对多核处理器行为特征的有效模拟。用此方法实现了周期精确的全芯片模拟,并使用流片后的片上多核处理器芯片对此模拟方法进行了有效性验证。实验很容易地实现了50MHz以上的模拟速度,比基于相同设计的软件仿真快10万倍以上。模拟速度的大幅度提升,使得可以启动未经修改的Linux操作系统和运行完整的多用户SPEC CPU2006 train测试集。这种混合真实处理器核与伪造处理器核的模拟方法为片上多核处理器的功能验证和性能评估提供了一种简单高效的途径。
推荐文章
多核处理器片上可重构Cache系统及其机制设计
多核
可重构
Cache
配置
缺失代价
多核处理器引导方法研究
多核处理器
引导方法
对称式多重处理
非对称式多重处理
多核密码处理器中的片上网络互连结构研究
共享存储
片上网络
算法适配
基于性能计数器的多核处理器功耗估算
多核处理器
性能计算器
功耗模型
功耗估算
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA模拟片上多核处理器的新方法
来源期刊 高技术通讯 学科
关键词 模拟 仿真 模型 现场可编程门阵列(FPGA) 片上多核处理器 伪造的处理器核
年,卷(期) 2014,(7) 所属期刊栏目 计算机与通信技术
研究方向 页码范围 661-668
页数 8页 分类号
字数 语种 中文
DOI 10.3772/j.issn.10020470.2014.07.001
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王焕东 8 1 1.0 1.0
2 吴瑞阳 计算机体系结构国家重点实验室中国科学院计算技术研究所 2 1 1.0 1.0
11 陈新科 计算机体系结构国家重点实验室中国科学院计算技术研究所 2 2 1.0 1.0
20 黄帅 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (4)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
模拟
仿真
模型
现场可编程门阵列(FPGA)
片上多核处理器
伪造的处理器核
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
高技术通讯
月刊
1002-0470
11-2770/N
大16开
北京市三里河路54号
82-516
1991
chi
出版文献量(篇)
5099
总下载数(次)
14
总被引数(次)
39217
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
论文1v1指导