原文服务方: 微电子学与计算机       
摘要:
针对SystemC(SC)原有串行仿真内核无法充分利用多核处理器的处理能力问题,提出了一种基本SC的多核处理器并行仿真方案。新方案充分利用多线程操作系统及线程池技术的并行处理能力,通过改进SC原有串行内核的线程调度方式,对其底层仿真过程进行改进,使改进后的SC能够更好地利用多核处理器的处理能力加速仿真模拟过程。此外,新方案还对原有SC仿真过程及框架进行了分层处理,从而简化了仿真系统内部的模块相互之间的连接及其数据传输,缩短了仿真系统的建模及处理时间,大幅提高系统的仿真效率。
推荐文章
多核密码处理器数据缓存机制研究
多核密码处理器
数据缓存
双RAM
Cell异构多核处理器上流水并行优化技术
Cell处理器
异构多核
流水
临界区
基于共享存储器的密码多核处理器核间通信机制研究与设计
核间通信
密码多核处理器
共享存储
同步器
多核处理器中基于MapReduce的哈希划分优化
数据划分
哈希处理
多核处理器
MapReduce模型
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于SC的多核处理器并行仿真机制的研究
来源期刊 微电子学与计算机 学科
关键词 并行仿真 SystemC 仿真框架 线程池 多核处理器
年,卷(期) 2014,(2) 所属期刊栏目
研究方向 页码范围 23-26
页数 4页 分类号 TP393
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 叶进 桂林电子科技大学信息与通信学院 51 440 10.0 20.0
2 李德明 桂林电子科技大学信息与通信学院 28 109 5.0 9.0
3 全盛程 桂林电子科技大学计算机科学与工程学院 3 5 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (17)
参考文献  (3)
节点文献
引证文献  (2)
同被引文献  (10)
二级引证文献  (2)
1993(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(3)
  • 参考文献(0)
  • 二级参考文献(3)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(3)
  • 参考文献(1)
  • 二级参考文献(2)
2010(3)
  • 参考文献(2)
  • 二级参考文献(1)
2014(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(3)
  • 引证文献(1)
  • 二级引证文献(2)
研究主题发展历程
节点文献
并行仿真
SystemC
仿真框架
线程池
多核处理器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导