基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍一种基于FPGA芯片的虚拟逻辑分析仪,它由信号调整电路、采样模块、触发模块、通信模块、数据处理模块( NIOS II软核)以及总线接口等组成,实现了8路并行采样,其采样速率可以达到100 MS/s。
推荐文章
基于FPGA的逻辑分析仪的设计
FPGA
逻辑分析仪
Verilog HDL语言
基于虚拟仪器概念的虚拟逻辑分析仪的设计
虚拟仪器
虚拟逻辑分析仪
动态链接库
动态数据交换)
基于FPGA的简易逻辑分析仪的设计
SOPC技术
ip核
硬件电路
逻辑分析仪
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于 FPGA 的虚拟逻辑分析仪的设计与实现
来源期刊 计算机与现代化 学科 工学
关键词 并行采样 NIOS 调整电路 采样模块 触发模块 通信模块
年,卷(期) 2014,(1) 所属期刊栏目 应用与开发
研究方向 页码范围 211-213,218
页数 4页 分类号 TP391.8
字数 2143字 语种 中文
DOI 10.3969/j.issn.1006-2475.2014.01.047
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王万昭 河北经贸大学信息技术学院 5 7 2.0 2.0
2 和志强 河北经贸大学科研处 28 84 5.0 8.0
3 张鹏云 河北经贸大学信息技术学院 15 37 3.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (49)
共引文献  (28)
参考文献  (15)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(6)
  • 参考文献(0)
  • 二级参考文献(6)
2003(4)
  • 参考文献(0)
  • 二级参考文献(4)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(8)
  • 参考文献(1)
  • 二级参考文献(7)
2006(7)
  • 参考文献(1)
  • 二级参考文献(6)
2007(4)
  • 参考文献(1)
  • 二级参考文献(3)
2008(4)
  • 参考文献(0)
  • 二级参考文献(4)
2009(3)
  • 参考文献(1)
  • 二级参考文献(2)
2010(10)
  • 参考文献(3)
  • 二级参考文献(7)
2011(9)
  • 参考文献(2)
  • 二级参考文献(7)
2012(6)
  • 参考文献(6)
  • 二级参考文献(0)
2014(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
并行采样
NIOS
调整电路
采样模块
触发模块
通信模块
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机与现代化
月刊
1006-2475
36-1137/TP
大16开
南昌市井冈山大道1416号
44-121
1985
chi
出版文献量(篇)
9036
总下载数(次)
25
总被引数(次)
56782
论文1v1指导