原文服务方: 现代电子技术       
摘要:
分析了循环码的特性,提出一种循环汉明码编译码器的设计方案。编译码器中编码采用除法电路,译码采用梅吉特译码器,易于工程应用。对编译码器在FPGA上进行了实现,通过参数化设置,具有较高的码率,适用于(255,247)及其任意缩短码的循环汉明码,并给出了译码器的仿真和测试结果。结果表明:编译码器运行速率高、译码时延小,在Virtex-5芯片上,最高工作时钟频率大于270 MHz。在码组错误个数确定的系统应用中,可以有效降低误码率,一般可将误码率降低一个量级。实践表明,该设计具有很强的工程实用价值。
推荐文章
扩展汉明码的编解码器设计及其FPGA实现
硬件语言
差错控制编码
扩展汉明码
FPGA
针对FPGA的IDL-Verilog编译器的设计与实现
软件通信体系结构
CORBA
FPGA
IDL编译器
基于JavaCC的SQL编译器的设计与实现
SQL编译器
扩展的巴科斯范式
JavaCC
StarBus中接口定义语言编译器的设计与实现
CORBA
接口定义语言
接口
接口池
Narrowing
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 循环汉明码编译器的设计与FPGA实现
来源期刊 现代电子技术 学科
关键词 循环码 汉明码 编译码器 FPGA
年,卷(期) 2014,(10) 所属期刊栏目 电子与信息器件
研究方向 页码范围 127-131
页数 5页 分类号 TN914-34
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 贺占权 3 1 1.0 1.0
2 王书省 1 1 1.0 1.0
3 张少甫 1 1 1.0 1.0
4 肖长春 1 1 1.0 1.0
5 曹旸 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (6)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1954(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(2)
  • 参考文献(0)
  • 二级参考文献(2)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
循环码
汉明码
编译码器
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导