基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为满足某雷达信号设计要求,文中基于国产小数锁相环芯片GM4704产生7.12~9.12 GHz的信号,采用传统的PLL方式产生,低相位噪声、低杂散的频率综合器.同时,给出了设计过程并对相关的设计参数进行分析,应用相关的PLL仿真软件对环路滤波器进行仿真设计,通过实际电路测试,相位噪声达到-97 dBc/Hz@1 kHz与理论计算较接近,杂散达到-70 dB.
推荐文章
一种超宽带频率综合器设计与实现
超宽带频率综合器
样机设计
实现方案
频率合成方法
指标分析
参数推导
基于HMC703的宽带低相噪低杂散频率合成器设计
HMC703
锁相环
频率合成器设计
C8051F121
Ku波段低相噪频率源的研制
鉴频鉴相器
相位噪声
锁相频率合成器
杂散抑制
宽带低相噪频率合成器的设计与实现
核磁共振(NMR)
频率合成器
三混频频率合成法
低相位噪声
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 宽带低相噪频率综合器设计与实现
来源期刊 电子科技 学科 工学
关键词 频率合成器 宽带 低相噪 PLL GM4704
年,卷(期) 2015,(7) 所属期刊栏目 电子·电路
研究方向 页码范围 54-55,59
页数 3页 分类号 TN74
字数 1518字 语种 中文
DOI 10.16180/j.cnki.issn1007-7820.2015.07.017
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (2)
参考文献  (5)
节点文献
引证文献  (3)
同被引文献  (20)
二级引证文献  (4)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(4)
  • 参考文献(4)
  • 二级参考文献(0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(2)
  • 引证文献(2)
  • 二级引证文献(0)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(3)
  • 引证文献(0)
  • 二级引证文献(3)
研究主题发展历程
节点文献
频率合成器
宽带
低相噪
PLL
GM4704
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子科技
月刊
1007-7820
61-1291/TN
大16开
西安电子科技大学
1987
chi
出版文献量(篇)
9344
总下载数(次)
32
总被引数(次)
31437
论文1v1指导