作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
随着科技的飞速发展,传统的电子技术逐渐被现代电子技术取代,以FPGA/CPLD为硬件,以verilog语言为软件的EDA技术应用越来越广泛,本文旨在以一个具体的序列检测器的设计为例,将以硬件描述语言来设计芯片的流程呈现给大家。
推荐文章
序列信号检测器的设计与Multisim仿真
序列信号检测器
序列信号发生器
Multisim
EDA
触发器
仿真
用Verilog-HDL设计序列检测器
Verilog-HDL
Synplify
电子设计自动化
序列检测器
基于CPLD的序列信号检测器设计与实现
EDA
VHDL
Max+plus Ⅱ
CPLD器件
数字系统设计
基于模糊时间序列的车辆检测器数据修补方法研究
交通流量预测
ARIMA
模糊时间序列
车辆检测器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于verilog的序列检测器设计
来源期刊 软件工程师 学科 工学
关键词 verilog 序列检测器 状态 EDA
年,卷(期) 2015,(3) 所属期刊栏目
研究方向 页码范围 7-8
页数 2页 分类号 TP273
字数 1268字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 周小仨 26 56 5.0 6.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (8)
共引文献  (6)
参考文献  (3)
节点文献
引证文献  (2)
同被引文献  (4)
二级引证文献  (0)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(2)
  • 参考文献(0)
  • 二级参考文献(2)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(2)
  • 参考文献(0)
  • 二级参考文献(2)
2011(2)
  • 参考文献(0)
  • 二级参考文献(2)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
verilog
序列检测器
状态
EDA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
软件工程
月刊
2096-1472
21-1603/TP
大16开
辽宁省沈阳市浑南新区新秀街2号
8-198
1985
chi
出版文献量(篇)
5636
总下载数(次)
15
论文1v1指导