基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
脉冲数字成型滤波器属于有限冲激响应(FIR)滤波器的一种,常规做法是通过传统的乘累加(MACs)方法来实现,即通过对输入信号与单位冲激响应进行线性卷积。但是,随着成型滤波器系数的增加,这种卷积运算势必会占用大量的 MAC 单元以及延迟单元,导致现场可编程门阵列(FPGA)硬件资源紧张,系统延迟增大,设备成本增加。本文联合了 FIR 成型滤波器群延时特征以及基带数字调制符号特性,提出了一种新的查找表(LUT)结构的 FIR 滤波方法,并且在 FPGA上实现。软硬件仿真结果表明,这一方法无论从精确度和资源利用上都具有一定的优势。
推荐文章
一种基于FPGA的FIR滤波器实现结构
FIR滤波器
FPGA
秉法累加器
基带成形
一种分布式算法的FIR滤波器设计
分布式算法
FIR 滤波器
流水线技术
现场可编程门阵列 (FPGA)
一种高速FIR滤波器的设计及实现
有限脉冲响应滤波器
流水线
专用集成电路
32阶FIR滤波器的FPGA实现
FIR滤波器
FPGA
并行分布式算法
Matlab
QuartusⅡ
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于查找表的FIR成型滤波实现装置
来源期刊 太赫兹科学与电子信息学报 学科 工学
关键词 FIR成型滤波器 查找表 现场可编程门阵列
年,卷(期) 2015,(1) 所属期刊栏目
研究方向 页码范围 101-105
页数 5页 分类号 TN929.5
字数 2154字 语种 中文
DOI 10.11805/TKYDA201501.0101
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 梁尧 2 8 2.0 2.0
5 周智勋 1 4 1.0 1.0
6 何丽 1 4 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (18)
共引文献  (47)
参考文献  (6)
节点文献
引证文献  (4)
同被引文献  (19)
二级引证文献  (2)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(1)
  • 二级参考文献(0)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(6)
  • 参考文献(2)
  • 二级参考文献(4)
2007(6)
  • 参考文献(1)
  • 二级参考文献(5)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(2)
  • 参考文献(0)
  • 二级参考文献(2)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2017(2)
  • 引证文献(2)
  • 二级引证文献(0)
2018(3)
  • 引证文献(2)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
FIR成型滤波器
查找表
现场可编程门阵列
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
太赫兹科学与电子信息学报
双月刊
2095-4980
51-1746/TN
大16开
四川绵阳919信箱532分箱
62-241
2003
chi
出版文献量(篇)
3051
总下载数(次)
7
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导