基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在高性能IC设计中对高低两种阈值电压技术进行比较,利用低阈值电压降低动态功耗的手段实现降低总功耗的目标,并分析出了两种阈值电压低功耗设计各自适应的电路类型.首先对40 nm工艺中标准单元的内部功耗、时序、尺寸进行分析.接着在相同延时下对高阈值和低阈值两种标准单元所设计的反相器链时序电路的功耗进行对比分析.最后基于Benchmark和AES两种类型电路,分别采用高阈值和低阈值进行综合,对比得出在相同时钟周期下更低功耗的设计所对应的阈值电压设计方式.结果显示,在相同的时钟频率下,对动态功耗占据总功耗比例极大的电路使用低阈值设计得到的功耗更低.同样,在动态功耗比例不是极大的电路中,当低阈值综合的slack为正时,以及当高阈值综合的slack为负、低阈值的slack为0时,用低阈值设计功耗更低;而当高阈值、低阈值综合的slack都为0时,用高阈值设计功耗更低.
推荐文章
宽范围低功耗亚阈值电平转换单元的设计
电平转换
亚阈值
低功耗
多电压设计
Level Shifter
基于MAC单元的低功耗低延时FIR滤波器的设计与分析
有限冲激响应滤波器
MAC单元
动态功耗
延时
高性能LS-DSP的逻辑设计与低功耗设计
数据路径
ALU
乘法器
地址产生器
总线低功耗
海明距离
基于脉冲寄存器的高性能低功耗电路设计实现
脉冲寄存器
低功耗
高性能
寄存器设计
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于低阈值单元的高性能低功耗设计方法
来源期刊 计算机工程与科学 学科 工学
关键词 阈值电压 标准单元 动态功耗 DC综合
年,卷(期) 2015,(11) 所属期刊栏目 高性能计算
研究方向 页码范围 2006-2012
页数 7页 分类号 TN47
字数 4398字 语种 中文
DOI 10.3969/j.issn.1007-130X.2015.11.003
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 邓全 国防科学技术大学计算机学院 3 12 2.0 3.0
2 李鹏 国防科学技术大学计算机学院 9 53 4.0 7.0
3 李欢 国防科学技术大学计算机学院 8 60 4.0 7.0
4 赵振宇 国防科学技术大学计算机学院 7 23 3.0 4.0
5 倪灿灿 国防科学技术大学计算机学院 1 5 1.0 1.0
6 唐皓月 国防科学技术大学计算机学院 1 5 1.0 1.0
7 曲连华 国防科学技术大学计算机学院 1 5 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (5)
同被引文献  (8)
二级引证文献  (1)
1984(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2017(2)
  • 引证文献(2)
  • 二级引证文献(0)
2018(2)
  • 引证文献(1)
  • 二级引证文献(1)
2019(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
阈值电压
标准单元
动态功耗
DC综合
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与科学
月刊
1007-130X
43-1258/TP
大16开
湖南省长沙市开福区德雅路109号国防科技大学计算机学院
42-153
1973
chi
出版文献量(篇)
8622
总下载数(次)
11
总被引数(次)
59030
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导