原文服务方: 微电子学与计算机       
摘要:
提出一种流水线结构的硬件实现策略,同时采用CSA加法器进行关键路径压缩,极大地提高了工作频率和算法的计算速率.在191 M Hz时钟频率下,实现了73.54 Gb/s的高吞吐率.
推荐文章
基于流水线技术的并行模幂算法硬件实现
蒙哥马利算法
模乘
模幂
RSA公钥密码体制
流水线技术
现场可编程门阵列原型
基于FPGA的遗传算法流水线设计与实现
遗传算法
流水线
现场可编程门阵列
硬件描述语言
ECM整数分解方法的流水线结构硬件实现
一般数域筛法
ECM算法
流水线结构
Montgomery模乘
CSA
基于流水线结构的可重构AES算法IP核的硬件实现
AES算法
可重构
流水线
有限域
轮变换
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 S M3杂凑算法的流水线结构硬件实现
来源期刊 微电子学与计算机 学科
关键词 SM3 杂凑函数 硬件实现 流水线结构
年,卷(期) 2015,(1) 所属期刊栏目
研究方向 页码范围 15-18
页数 4页 分类号 TN49
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 白国强 清华大学微电子所 34 316 9.0 17.0
2 蔡冰清 清华大学微电子所 2 9 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (8)
共引文献  (53)
参考文献  (8)
节点文献
引证文献  (7)
同被引文献  (16)
二级引证文献  (2)
1990(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(4)
  • 参考文献(1)
  • 二级参考文献(3)
2006(3)
  • 参考文献(1)
  • 二级参考文献(2)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(2)
  • 参考文献(2)
  • 二级参考文献(0)
2012(2)
  • 参考文献(2)
  • 二级参考文献(0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2017(3)
  • 引证文献(3)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(3)
  • 引证文献(2)
  • 二级引证文献(1)
2020(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
SM3
杂凑函数
硬件实现
流水线结构
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导