基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
目前ASIC芯片高度集成,针对解调芯片在SOC系统中的集成,设计了一种高效的卷积解交织实现结构,对地址产生及整形单元做了详细阐述,并以DTMB解调模块为例,描述实现过程及实现成果,该设计通过FPGA及ASIC的充分验证,结果证明,此方案设计具有高度的可靠性和稳定性,在SOC系统中极大提高了卷积解交织对总线的访问效率,极大降低了DDR的占用带宽.
推荐文章
卷积交织器和解交织器的VHDL设计和FPGA实现
前向纠错编码
卷积交织
解交织
硬件描述语言
现场可编程门阵列
极化码静态解交织器电路设计与实现
解交织模式
解交织算法
数字电路
仿真
ATSC数字电视标准中Trellis编码器及解交织器的FPGA实现
网格编码调制
(TCM)
交织器
解交织器
ATSC数字电视标准
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 SOC系统中高效的卷积解交织实现结构
来源期刊 电视技术 学科 工学
关键词 SOC 卷积解交织 ASIC
年,卷(期) 2015,(9) 所属期刊栏目 广播与传输
研究方向 页码范围 104-107
页数 4页 分类号 TN949.197
字数 3931字 语种 中文
DOI 10.16280/j.videoe.2015.09.025
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 管云峰 34 148 8.0 10.0
2 何大治 29 116 7.0 9.0
3 黄戈 1 0 0.0 0.0
4 王白羽 1 0 0.0 0.0
5 梁伟强 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (16)
参考文献  (3)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1970(1)
  • 参考文献(0)
  • 二级参考文献(1)
1971(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(2)
  • 参考文献(1)
  • 二级参考文献(1)
2005(3)
  • 参考文献(0)
  • 二级参考文献(3)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(3)
  • 参考文献(0)
  • 二级参考文献(3)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
SOC
卷积解交织
ASIC
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电视技术
月刊
1002-8692
11-2123/TN
大16开
北京市朝阳区酒仙桥北路乙7号(北京743信箱杂志社)
2-354
1977
chi
出版文献量(篇)
12294
总下载数(次)
21
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导