基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
面向DVB-S2标准LDPC码,该文旨在实现一种基于FPGA的高效编码结构,提出一种快速流水线并向递归编码算法,可以显著提高编码数据信息吞吐率.同时,通过并向移位运算和并向异或运算的处理结构计算编码中间变量及校验位信息,在提高编码并行度的同时可有效减少存储资源的消耗.此外,针对动态自适应编码的情况优化了LDPC码编码存储结构,有效复用了数据存储单元和RAM地址发生器,进一步提高FPGA的硬件逻辑资源利用率.针对DVB-S2标准LDPC码,基于Stratix IV系列FPGA的验证结果表明,所提编码结构在系统时钟为126.17 MHz时,编码数据信息吞吐率达20 Gbps以上.
推荐文章
DVB-S2标准LDPC码编码算法研究
DVB-S2
低密度奇偶校验码
非规则重复累加码
AWGN
DVB-S2标准 LDPC码的算法研究和仿真
DVB-S2标准
LDPC码
BP算法
DVB-S2中LDPC码编码器的FPGA设计与实现
DVB-S2
LDPC码
FPGA
编码器
基于DVB-S2协议的LDPC码译码算法研究
DVB-S2
LDPC
最小和算法
偏移最小和算法
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 面向DVB-S2标准LDPC码的高效编码结构
来源期刊 电子与信息学报 学科 工学
关键词 LDPC码 编码结构 DVB-S2标准 FPGA
年,卷(期) 2016,(7) 所属期刊栏目 论文
研究方向 页码范围 1781-1787
页数 7页 分类号 TN911.22
字数 4485字 语种 中文
DOI 10.11999/JEIT151198
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杨海钢 中国科学院电子学研究所可编程芯片与系统研究室 134 485 10.0 15.0
2 林郁 中国科学院电子学研究所可编程芯片与系统研究室 14 20 3.0 3.0
3 兰亚柱 中国科学院电子学研究所可编程芯片与系统研究室 5 8 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (33)
共引文献  (11)
参考文献  (11)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
1962(3)
  • 参考文献(1)
  • 二级参考文献(2)
1996(5)
  • 参考文献(1)
  • 二级参考文献(4)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(3)
  • 参考文献(0)
  • 二级参考文献(3)
2008(4)
  • 参考文献(2)
  • 二级参考文献(2)
2009(4)
  • 参考文献(0)
  • 二级参考文献(4)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(1)
  • 参考文献(0)
  • 二级参考文献(1)
2012(3)
  • 参考文献(1)
  • 二级参考文献(2)
2013(10)
  • 参考文献(1)
  • 二级参考文献(9)
2014(3)
  • 参考文献(1)
  • 二级参考文献(2)
2015(2)
  • 参考文献(2)
  • 二级参考文献(0)
2016(2)
  • 参考文献(2)
  • 二级参考文献(0)
2016(2)
  • 参考文献(2)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
LDPC码
编码结构
DVB-S2标准
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子与信息学报
月刊
1009-5896
11-4494/TN
大16开
北京市北四环西路19号
2-179
1979
chi
出版文献量(篇)
9870
总下载数(次)
11
论文1v1指导