原文服务方: 现代电子技术       
摘要:
为了提高现场可编程门阵列(FPGA)设计的超高阶有限单位冲击响应(FIR)滤波器对数据进行实时处理,提出了一种改进的频域设计FIR滤波器方法。针对频域处理卷积运算时,由于补零耗时造成数据无法实时处理这一问题进行了改进。首先将长序列分成固定长度的子序列,将原来利用一个(快速傅里叶变换)FFT IP处理子序列的常规方案改为利用两个FFT IP进行运算,通过控制子序列输入两个FFT IP的时间差,便可以利用重叠相加法的原理,将子序列卷积之后的结果直接相加,便可得到卷积结果,从而达到信号实时处理的目的。实例仿真计算表明,提供的频域实现方法不仅能降低 FPGA资源消耗,还能够消除现有技术中的补零延迟现象,提高了处理速度。
推荐文章
基于FPGA的高阶高速FIR滤波器设计与实现
CSD
FIR滤波器
流水线结构
FPGA
基于FPGA高阶FIR滤波器的实现
FIR数字滤波器
分布式算法结构
改进型分布式算法结构
FPGA
高阶FIR滤波器面向FPGA的多种实现方法
高阶FIR滤波器
FPGA实现
直接型
转置型
CSD
FIR滤波器的FPGA实现方法
FIR滤波器
FPGA
FFT
分布式算法
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的高速高阶FIR滤波器的频域改进方法
来源期刊 现代电子技术 学科
关键词 FIR滤波器 快速傅里叶变换 FPGA 频域改进方法
年,卷(期) 2016,(11) 所属期刊栏目 通信与信息技术
研究方向 页码范围 55-58,62
页数 5页 分类号 TN713-34
字数 语种 中文
DOI 10.16652/j.issn.1004-373x.2016.11.014
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (46)
共引文献  (11)
参考文献  (11)
节点文献
引证文献  (8)
同被引文献  (21)
二级引证文献  (1)
1992(1)
  • 参考文献(1)
  • 二级参考文献(0)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(2)
  • 参考文献(0)
  • 二级参考文献(2)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(4)
  • 参考文献(0)
  • 二级参考文献(4)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(3)
  • 参考文献(0)
  • 二级参考文献(3)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(7)
  • 参考文献(0)
  • 二级参考文献(7)
2010(6)
  • 参考文献(0)
  • 二级参考文献(6)
2011(9)
  • 参考文献(2)
  • 二级参考文献(7)
2012(4)
  • 参考文献(0)
  • 二级参考文献(4)
2013(11)
  • 参考文献(2)
  • 二级参考文献(9)
2014(3)
  • 参考文献(3)
  • 二级参考文献(0)
2015(3)
  • 参考文献(3)
  • 二级参考文献(0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2017(3)
  • 引证文献(3)
  • 二级引证文献(0)
2018(3)
  • 引证文献(3)
  • 二级引证文献(0)
2019(3)
  • 引证文献(2)
  • 二级引证文献(1)
研究主题发展历程
节点文献
FIR滤波器
快速傅里叶变换
FPGA
频域改进方法
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导