原文服务方: 现代电子技术       
摘要:
为了保证嵌入式设备运行的稳定性和可靠性,都会应用双余度的CPU来共同管理硬件资源,协调任务调度和处理CPU的高速外设接口数据,因此,该文介绍一种在具有高效数字时钟管理器的FPGA上产生高精度、高稳定度时钟同步信号,用来保证CPU间的精确同步通信,达到高效的公共资源管理、合理的任务调度以及相互比对的数据计算.
推荐文章
基于嵌入式微处理器和FPGA的高精度测频设计
频率测量
FPGA
高精度
嵌入式微处理器
基于共享存储器的密码多核处理器核间通信机制研究与设计
核间通信
密码多核处理器
共享存储
同步器
基于FPGA的单精度浮点SVD处理器
浮点单精度
SVD
GA
G3RDIC
双平面旋转
基于FPGA的GPS同步时钟装置的设计
GPS
同步时钟
秒脉冲(PPS)
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的处理器间高精度时钟同步通信机制
来源期刊 现代电子技术 学科
关键词 FPGA 同步通信 处理器 时钟信号
年,卷(期) 2016,(10) 所属期刊栏目 嵌入式技术
研究方向 页码范围 92-95
页数 4页 分类号 TN710-34
字数 语种 中文
DOI 10.16652/j.issn.1004-373x.2016.10.024
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 蒋欣 5 19 2.0 4.0
2 唐超 驻六三一所军事代表室 3 4 2.0 2.0
3 白晨 3 5 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (22)
共引文献  (52)
参考文献  (5)
节点文献
引证文献  (2)
同被引文献  (10)
二级引证文献  (0)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(2)
  • 参考文献(1)
  • 二级参考文献(1)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(2)
  • 参考文献(1)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(6)
  • 参考文献(0)
  • 二级参考文献(6)
2011(3)
  • 参考文献(1)
  • 二级参考文献(2)
2012(4)
  • 参考文献(0)
  • 二级参考文献(4)
2013(2)
  • 参考文献(0)
  • 二级参考文献(2)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FPGA
同步通信
处理器
时钟信号
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
现代电子技术
半月刊
1004-373X
61-1224/TN
大16开
1977-01-01
chi
出版文献量(篇)
23937
总下载数(次)
0
总被引数(次)
135074
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导