作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
基于灵活性和通用性的考虑,设计一种基于多指令、多数据流的可编程处理器结构,实现准循环低密度奇偶校验码(LDPC)的编码算法.与传统的LDPC编码器相比,处理器采用数据位拼接方式实现矩阵与向量相乘,可以获得较高的计算速度、易于芯片布局.目前已经用硬件描述语言在Xilinx ISE平台可编程门阵列芯片XC2VP20上仿真实现了该处理器的架构,最大时钟频率为75 MHz.实验结果表明,该结构适用于多标准的LDPC编码器.
推荐文章
基于现场可编程门阵列的通用化PCM编码器
PCM编码器
现场可编程门阵列
通用化
高性能LDPC编码器IP核设计与验证
LDPC
动态配置
编码器
固态硬盘
一种LDPC码编码器设计方案的研究
LDPC码
编码器
奇偶校验矩阵
设计
多码率并行LDPC编码器的设计与实现
低密度奇偶校验码
多码率
并行编码器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 通用可编程LDPC编码器的设计
来源期刊 计算机应用与软件 学科 工学
关键词 低密度奇偶校验码 多标准 多指令多数据流
年,卷(期) 2017,(8) 所属期刊栏目 嵌入式软件与应用
研究方向 页码范围 241-244,250
页数 5页 分类号 TP3
字数 4501字 语种 中文
DOI 10.3969/j.issn.1000-386x.2017.08.043
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 钱艺 泰山学院信息科学技术学院 3 9 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (61)
共引文献  (10)
参考文献  (14)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1962(1)
  • 参考文献(0)
  • 二级参考文献(1)
1966(2)
  • 参考文献(0)
  • 二级参考文献(2)
1977(1)
  • 参考文献(0)
  • 二级参考文献(1)
1981(1)
  • 参考文献(0)
  • 二级参考文献(1)
1984(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(4)
  • 参考文献(0)
  • 二级参考文献(4)
2007(4)
  • 参考文献(0)
  • 二级参考文献(4)
2008(8)
  • 参考文献(0)
  • 二级参考文献(8)
2009(11)
  • 参考文献(1)
  • 二级参考文献(10)
2010(4)
  • 参考文献(0)
  • 二级参考文献(4)
2011(9)
  • 参考文献(2)
  • 二级参考文献(7)
2012(7)
  • 参考文献(1)
  • 二级参考文献(6)
2013(4)
  • 参考文献(2)
  • 二级参考文献(2)
2014(7)
  • 参考文献(4)
  • 二级参考文献(3)
2015(2)
  • 参考文献(2)
  • 二级参考文献(0)
2016(2)
  • 参考文献(2)
  • 二级参考文献(0)
2017(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
低密度奇偶校验码
多标准
多指令多数据流
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机应用与软件
月刊
1000-386X
31-1260/TP
大16开
上海市愚园路546号
4-379
1984
chi
出版文献量(篇)
16532
总下载数(次)
47
总被引数(次)
101489
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导