基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
卷积神经网络算法存在着算法结构多样和数据交换计算量大的问题.为此,提出了一种基于传输触发体系架构的可编程卷积神经网络处理器.系统采用多通道直接存储器访问通道、多端口存储器和专用池化数据通道组成数据传输网络解决了数据交换问题.实验表明,该系统在实现卷积神经网络的加速计算方面,虽然吞吐速率比并行流水线方案慢11%,但与之相比具备可编程、适应不同神经网络的特性,节省了46.5% 硬件乘法器资源,比其他非流水线实现方案吞吐速率至少快40%.该方案具有系统并行度大、可编程、可在线配置和处理速度较高的特点.
推荐文章
一种基于可编程逻辑器件的卷积神经网络协处理器设计
深度学习
卷积神经网络
可编程逻辑器件
基于网络处理器的可编程路由器技术研究
网络处理器
路由器
IXP1200
使用嵌入式处理器对可编程逻辑器件重编程
重编程
嵌入式处理器
可编程逻辑器件
网络处理器编程模型研究
网络处理器
编程模型
计算模型
微组件
高层描述
运行时系统
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 传输触发架构的可编程神经网络处理器设计
来源期刊 西安电子科技大学学报(自然科学版) 学科 工学
关键词 深度学习 卷积神经网络 并行处理 现场可编程门阵列
年,卷(期) 2018,(4) 所属期刊栏目
研究方向 页码范围 92-98
页数 7页 分类号 TP332
字数 3261字 语种 中文
DOI 10.3969/j.issn.1001-2400.2018.04.017
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张犁 西安电子科技大学电子工程学院 10 84 5.0 9.0
2 石光明 西安电子科技大学电子工程学院 64 1970 13.0 44.0
3 赵博然 西安电子科技大学电子工程学院 1 3 1.0 1.0
4 黄蓉 西安电子科技大学电子工程学院 1 3 1.0 1.0
5 徐欣冉 西安电子科技大学电子工程学院 1 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (11)
共引文献  (6)
参考文献  (5)
节点文献
引证文献  (3)
同被引文献  (2)
二级引证文献  (2)
1975(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(2)
  • 参考文献(0)
  • 二级参考文献(2)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(2)
  • 参考文献(0)
  • 二级参考文献(2)
2012(3)
  • 参考文献(0)
  • 二级参考文献(3)
2013(1)
  • 参考文献(0)
  • 二级参考文献(1)
2014(2)
  • 参考文献(1)
  • 二级参考文献(1)
2015(2)
  • 参考文献(2)
  • 二级参考文献(0)
2018(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(2)
  • 引证文献(2)
  • 二级引证文献(0)
2020(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
深度学习
卷积神经网络
并行处理
现场可编程门阵列
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
西安电子科技大学学报(自然科学版)
双月刊
1001-2400
61-1076/TN
西安市太白南路2号349信箱
chi
出版文献量(篇)
4652
总下载数(次)
5
总被引数(次)
38780
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导