基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
软件无线电中,插值滤波的算法是利用DSP来实现的,虽然其执行起来可移植性较好,开发周期较短,但存在运行速度慢、 效率低的问题.使用硬件来实现有诸多优点,如运行速度快、 效率高、 可提高数据吞吐量和降低功耗.提出一种针对该算法的硬件实现方法,将内插滤波算法适配到一个合理的VLSI体系结构中.在拉格朗日立方插值器的基础上,为获得内插估计值而采用的分段抛物线内插滤波器,采用Farrow结构来提高滤波器的运算速率,并在FPGA上仿真,运行实现.仿真结果表明该方法正确、 有效.
推荐文章
升余弦滚降基带成型内插滤波器的FPGA实现
升余弦滚降基带
成型滤波器
分布式算法
查找表
FPGA
一种基于FPGA的FIR滤波器实现结构
FIR滤波器
FPGA
秉法累加器
基带成形
分数倍内插成形滤波器设计及实现
分数倍内插
成形滤波器
内插滤波器
FPGA
无线通信
一种基于FPGA的抽取滤波器的实现与优化
抽取滤波
FPGA
乘累加
嵌入式RAM
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种抛物线型内插滤波器的FPGA实现
来源期刊 无线电工程 学科 工学
关键词 全数字接收机 内插滤波器 Farrow结构 分段抛物线
年,卷(期) 2018,(4) 所属期刊栏目 专题技术与工程应用
研究方向 页码范围 339-342
页数 4页 分类号 TN914.4
字数 2209字 语种 中文
DOI 10.3969/j.issn.1003-3106.2018.04.18
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 邓军 西安电子科技大学电子工程学院 19 82 6.0 8.0
2 曹博 西安电子科技大学电子工程学院 2 4 1.0 2.0
3 李玉峰 3 8 2.0 2.0
4 李洁洁 西安电子科技大学电子工程学院 1 4 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (50)
共引文献  (13)
参考文献  (9)
节点文献
引证文献  (4)
同被引文献  (15)
二级引证文献  (0)
1986(3)
  • 参考文献(0)
  • 二级参考文献(3)
1993(7)
  • 参考文献(2)
  • 二级参考文献(5)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(2)
  • 参考文献(0)
  • 二级参考文献(2)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(3)
  • 参考文献(0)
  • 二级参考文献(3)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(15)
  • 参考文献(1)
  • 二级参考文献(14)
2010(7)
  • 参考文献(4)
  • 二级参考文献(3)
2012(4)
  • 参考文献(0)
  • 二级参考文献(4)
2013(3)
  • 参考文献(0)
  • 二级参考文献(3)
2014(5)
  • 参考文献(0)
  • 二级参考文献(5)
2015(2)
  • 参考文献(0)
  • 二级参考文献(2)
2016(2)
  • 参考文献(2)
  • 二级参考文献(0)
2018(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(2)
  • 引证文献(2)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
全数字接收机
内插滤波器
Farrow结构
分段抛物线
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
无线电工程
月刊
1003-3106
13-1097/TN
大16开
河北省石家庄市174信箱215分箱
18-150
1971
chi
出版文献量(篇)
5453
总下载数(次)
12
总被引数(次)
20875
论文1v1指导