基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在FPGA进行硬件加速的基础上,采用10位的高速A/D转换器设计并实现了采样率5Gsps(Gigabit samples per second)、带宽2GHz的宽带数字接收机的硬件实物原型.在所设计的硬件平台上,完成了FPGA硬件加速的FFT算法实现和超分辨率的信号检测算法实现,进而提高了接收机在接收多个信号时的瞬时动态范围(IDR).该设计较之前代在集成度、功耗、体积和动态性能等方面均有显著提升.经实验验证,在高达2GHz的频率范围内,接收机同时接收两个信号时,通过硬件加速的4 096点FFT计算,其瞬时动态范围最大可达52dB.
推荐文章
变步长LMS算法的超宽带Rake接收机设计
误码率
Rake接收机
自适应滤波
LMS算法
超宽带
数字化DS/BPSK导航接收机设计与实现
DS/BPSK
导航
捕获跟踪
位置解算
中频数字接收机设计及实现
软件无线电
中频数字接收机
FPGA
数字下变频
基于Simulink的单比特数字接收机设计
simulink
单比特接收机
瞬时测频
双音信号
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 采用硬件加速的宽带数字接收机设计
来源期刊 中国计量大学学报 学科 工学
关键词 宽带数字接收机 现场可编程门阵列 硬件加速 瞬时动态范围
年,卷(期) 2018,(4) 所属期刊栏目 机电工程
研究方向 页码范围 466-470
页数 5页 分类号 TP851
字数 2510字 语种 中文
DOI 10.3969/j.issn.2096-2835.2018.04.019
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 金宁 中国计量大学信息工程学院 55 296 9.0 15.0
2 金小萍 中国计量大学信息工程学院 37 94 6.0 7.0
3 孔维太 中国计量大学信息工程学院 3 11 2.0 3.0
4 全大英 中国计量大学信息工程学院 4 11 2.0 3.0
5 渐欢 中国计量大学信息工程学院 2 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (18)
共引文献  (9)
参考文献  (7)
节点文献
引证文献  (1)
同被引文献  (4)
二级引证文献  (1)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(4)
  • 参考文献(1)
  • 二级参考文献(3)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(3)
  • 参考文献(0)
  • 二级参考文献(3)
2007(3)
  • 参考文献(1)
  • 二级参考文献(2)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(2)
  • 参考文献(2)
  • 二级参考文献(0)
2013(4)
  • 参考文献(0)
  • 二级参考文献(4)
2015(1)
  • 参考文献(0)
  • 二级参考文献(1)
2017(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
宽带数字接收机
现场可编程门阵列
硬件加速
瞬时动态范围
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
中国计量大学学报
季刊
2096-2835
33-1401/C
大16开
杭州市下沙高教园
1990
chi
出版文献量(篇)
1770
总下载数(次)
1
总被引数(次)
9715
论文1v1指导