作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了方便FPGA和CPU或者其他设备之间的数据传输,实现了一个可编程的通用异步收发器(UART)模块.采用Verilog HDL语言作为硬件功能的描述,硬件采用Alter公司的EP2C5T144C8N芯片,运用模块化设计方法分别设计了UART的发送器、 接收器和波特率发生器.用Modelsim进行时序仿真,并用USB-Blaster在QuartusⅡ环境下进行设计、 编译,经串口助手进行验证,数据传输快速、 准确.
推荐文章
基于FPGA的UART模块的设计
FPGA
VHDL
串/并转换
并/串转换
UART
基于FPGA的UART设计与实现
FPGA
UART
有限状态机
SignalTapⅡ
基于FPGA的UART设计实现及其验证方法
通用异步收发器
串口通信
现场可编程逻辑器件
有限状态机
基于FPGA的UART设计
UART
FPGA
VHDL
有限状态机
Modelsim
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的UART模块设计与实现
来源期刊 无线电工程 学科 工学
关键词 现场可编程门阵列 串行通信 VerilogHDL语言 Modelsim仿真
年,卷(期) 2018,(5) 所属期刊栏目 专题技术与工程应用
研究方向 页码范围 433-438
页数 6页 分类号 TN919.3
字数 3947字 语种 中文
DOI 10.3969/j.issn.1003-3106.2018.05.19
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘博 航空工业集团公司洛阳电光设备研究所 6 7 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (37)
共引文献  (67)
参考文献  (12)
节点文献
引证文献  (3)
同被引文献  (23)
二级引证文献  (1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(2)
  • 参考文献(0)
  • 二级参考文献(2)
2004(5)
  • 参考文献(0)
  • 二级参考文献(5)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(9)
  • 参考文献(0)
  • 二级参考文献(9)
2007(5)
  • 参考文献(2)
  • 二级参考文献(3)
2008(8)
  • 参考文献(2)
  • 二级参考文献(6)
2009(4)
  • 参考文献(2)
  • 二级参考文献(2)
2010(2)
  • 参考文献(0)
  • 二级参考文献(2)
2011(1)
  • 参考文献(0)
  • 二级参考文献(1)
2012(3)
  • 参考文献(2)
  • 二级参考文献(1)
2013(1)
  • 参考文献(0)
  • 二级参考文献(1)
2014(1)
  • 参考文献(0)
  • 二级参考文献(1)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(2)
  • 参考文献(2)
  • 二级参考文献(0)
2017(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(2)
  • 引证文献(1)
  • 二级引证文献(1)
2020(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
现场可编程门阵列
串行通信
VerilogHDL语言
Modelsim仿真
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
无线电工程
月刊
1003-3106
13-1097/TN
大16开
河北省石家庄市174信箱215分箱
18-150
1971
chi
出版文献量(篇)
5453
总下载数(次)
12
总被引数(次)
20875
论文1v1指导