原文服务方: 计算机应用研究       
摘要:
针对e指数函数运算中常见硬件实现方法资源消耗大的问题,提出基于泰勒展开的指数函数的优化实现.首先,通过对输入值进行区间压缩以减小泰勒展开计算的求解误差;其次,对e指数函数泰勒展开公式的系数进行修正;最后,在硬件实现中通过合并化简运算实现资源的精简.实验表明.该方法在TSMC 65 nm工艺下的面积为11 068 μm2,折合1976门,运算结果的相对误差仅有10-2~10-3.相比于通常泰勒展开式法,关键电路少了3个加法器和3个乘法器,节省了60%的硬件资源,具有硬件资源消耗少、输入值范围宽、性能面积比高等优点.
推荐文章
基于FPGA的浮点指数函数算法研究与实现
指数函数
FPGA
级数近似法
指数函数中的参数问题
指数函数
高中
参数
矩阵指数函数的性质
Kronecker积(和)
Khatri-Rao
积(和)
Tracy-Singh积(和)
半正定矩阵
低成本地下电缆故障测距高速采样电路设计
地下电缆故障测距
高速采样
FPGA
时钟驱动
信号完整性
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于泰勒展开的低成本e指数函数电路设计
来源期刊 计算机应用研究 学科
关键词 泰勒展开 e指数函数 区间压缩 系数修正
年,卷(期) 2018,(6) 所属期刊栏目 系统应用开发
研究方向 页码范围 1761-1763,1782
页数 4页 分类号 TP301.6
字数 语种 中文
DOI 10.3969/j.issn.1001-3695.2018.06.035
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈志坚 浙江大学超大规模集成电路设计研究所 28 59 3.0 7.0
2 林凯文 浙江大学超大规模集成电路设计研究所 1 0 0.0 0.0
3 刘东启 浙江大学超大规模集成电路设计研究所 4 37 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (48)
共引文献  (15)
参考文献  (11)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1972(1)
  • 参考文献(0)
  • 二级参考文献(1)
1987(1)
  • 参考文献(0)
  • 二级参考文献(1)
1989(1)
  • 参考文献(0)
  • 二级参考文献(1)
1990(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(2)
  • 参考文献(1)
  • 二级参考文献(1)
2000(3)
  • 参考文献(0)
  • 二级参考文献(3)
2001(3)
  • 参考文献(0)
  • 二级参考文献(3)
2003(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(2)
  • 参考文献(1)
  • 二级参考文献(1)
2006(5)
  • 参考文献(0)
  • 二级参考文献(5)
2007(4)
  • 参考文献(2)
  • 二级参考文献(2)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(3)
  • 参考文献(1)
  • 二级参考文献(2)
2011(6)
  • 参考文献(0)
  • 二级参考文献(6)
2012(7)
  • 参考文献(1)
  • 二级参考文献(6)
2013(7)
  • 参考文献(0)
  • 二级参考文献(7)
2014(2)
  • 参考文献(0)
  • 二级参考文献(2)
2015(2)
  • 参考文献(2)
  • 二级参考文献(0)
2016(2)
  • 参考文献(2)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
泰勒展开
e指数函数
区间压缩
系数修正
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机应用研究
月刊
1001-3695
51-1196/TP
大16开
1984-01-01
chi
出版文献量(篇)
21004
总下载数(次)
0
总被引数(次)
238385
论文1v1指导