基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对时间交织模数转换器(TI-ADC)三项主要失配误差(采样时间间隔失配误差、偏移失配误差和增益失配误差),提出一种基于FPGA的数字后台校准技术.失配误差值可通过校准算法得出,此校准算法基于统计近似的数学方法.反馈调节被用来减少TI-ADC的三项主要失配误差.此技术采用片外校准方式,校准算法在FPGA内部完成,校准调节电路在TI-ADC内部完成.实验结果表明:TI-ADC校准后与校准前比较,平均有效位数(ENOB)和平均无杂散动态范围(SFDR)分别提高0.58和11.28 dBc,验证了该后台校准技术的有效性.
推荐文章
超高速时间交织ADC通道失配后台校准算法
后台校准
TIADC
失调失配
增益失配
时钟失配
一种基于时间交织流水线架构的高速ADC设计
模数转换器
宽带
肘域交织
流水线
一种时间交织 ADC的时间失配后台校准算法
数字信号处理
时间交织ADC
自适应校正
时间失配校正
farrow结构滤波器
超高速数据采集技术发展现状
超高速数据采集系统
闪式ADC
标准总线
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的超高速时间交织ADC后台校准技术
来源期刊 电子学报 学科 工学
关键词 时间交织模数转换器(TI-ADC) 校准技术 统计近似 反馈调节
年,卷(期) 2018,(8) 所属期刊栏目 学术论文
研究方向 页码范围 2020-2025
页数 6页 分类号 TN45
字数 3380字 语种 中文
DOI 10.3969/j.issn.0372-2112.2018.08.030
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 周磊 中国科学院微电子研究所 53 456 14.0 19.0
2 武梦龙 18 49 4.0 6.0
3 吴旦昱 中国科学院微电子研究所 11 18 3.0 3.0
4 武锦 中国科学院微电子研究所 18 35 3.0 5.0
5 白文帅 中国科学院微电子研究所 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (1)
同被引文献  (4)
二级引证文献  (0)
1998(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
时间交织模数转换器(TI-ADC)
校准技术
统计近似
反馈调节
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子学报
月刊
0372-2112
11-2087/TN
大16开
北京165信箱
2-891
1962
chi
出版文献量(篇)
11181
总下载数(次)
11
总被引数(次)
206555
论文1v1指导