原文服务方: 微电子学与计算机       
摘要:
针对现行普遍的浮点运算器耗费面积较大,功能实现结构松散的问题,设计实现一款浮点及整数混合运算器(Mixture-Arithmetic Logic Unit,M-ALU).该运算器基于基4算法华莱士树型结构,并尝试一种新的阶码对齐方法,合并整数运算与浮点运算处理逻辑.在三级流水线结构下可准确完成单精度浮点数,扩展精度浮点数以及整数基本运算.采用基于synopsys提供的Design Compler综合工具在SMIC 65 nm工艺库下完成综合,达到500MHz主频.
推荐文章
基于FPGA的多项式运算器设计
多项式
运算器
FPGA
电路设计
支持超越函数的浮点运算单元的设计与实现
浮点运算单元
超越函数
坐标旋转数字计算机算法
序数与整数能混合运算的一种实现方法
序数
整数
混合运算
溢出检测
指令集合
LPCC浮点运算IP核的设计与实现
IP核
线性预测倒谱系数
FPGA
语音识别
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 浮点及整数混合运算器的设计与实现
来源期刊 微电子学与计算机 学科
关键词 IEEE754 Systemverilog 乘加运算 整数 浮点
年,卷(期) 2018,(2) 所属期刊栏目
研究方向 页码范围 52-55,60
页数 5页 分类号 TP31
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 阴亚芳 西安邮电大学电子工程学院 54 203 8.0 10.0
2 何星宏 西安邮电大学电子工程学院 1 0 0.0 0.0
3 戴程 西安邮电大学电子工程学院 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
IEEE754
Systemverilog
乘加运算
整数
浮点
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导